맞춤기술찾기

이전대상기술

복수의 DMA 채널을 갖는 메모리 시스템 및 복수의 DMA 채널에 대한 통합 관리 방법

  • 기술번호 : KST2014031962
  • 담당센터 : 대전기술혁신센터
  • 전화번호 : 042-610-2279
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 복수의 DMA 채널을 갖는 메모리 시스템 및 복수의 DMA 채널에 대한 통합 관리 방법이 개시된다. 본 발명의 일 실시예에 따르면, 메모리와 데이터 송수신을 수행하며 물리적으로 서로 분리된 복수의 채널을 갖는 메모리 제어부, 및 상기 메모리 제어부의 복수의 채널과 접속되며 물리적으로 서로 분리된 복수의 DMA 채널을 갖고, 상기 복수의 DMA 채널 및 상기 메모리 제어부를 통해 상기 메모리와 데이터 송수신을 수행하는 DMA(Direct Memory Access) 제어부를 포함하는 것을 특징으로 하는 메모리 시스템이 제공된다.
Int. CL G06F 13/16 (2006.01) G06F 13/28 (2006.01) G06F 12/00 (2006.01)
CPC G06F 13/28(2013.01) G06F 13/28(2013.01) G06F 13/28(2013.01) G06F 13/28(2013.01)
출원번호/일자 1020100028448 (2010.03.30)
출원인 한국전자통신연구원
등록번호/일자 10-1324580-0000 (2013.10.28)
공개번호/일자 10-2011-0073173 (2011.06.29) 문서열기
공고번호/일자 (20131104) 문서열기
국제출원번호/일자
국제공개번호/일자
우선권정보 대한민국  |   1020090128401   |   2009.12.21
법적상태 등록
심사진행상태 수리
심판사항
구분 신규
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (2010.03.30)
심사청구항수 10

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 한국전자통신연구원 대한민국 대전광역시 유성구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 천익재 대한민국 대전광역시 중구
2 여준기 대한민국 대전광역시 서구
3 허세완 대한민국 대전광역시 유성구
4 윤상훈 대한민국 대전광역시 유성구
5 노태문 대한민국 대전광역시 유성구
6 권종기 대한민국 대전광역시 서구
7 김종대 대한민국 대전광역시 유성구

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 문용호 대한민국 서울특별시 종로구 종로*길 ** 디타워 D* **층(법무법인세종)
2 이용우 대한민국 서울특별시 종로구 종로*길 ** 디타워 D* **층(법무법인세종)
3 강신섭 대한민국 서울특별시 종로구 종로*길 ** 디타워 D* **층(법무법인세종)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
1 한국전자통신연구원 대전광역시 유성구
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 [특허출원]특허출원서
[Patent Application] Patent Application
2010.03.30 수리 (Accepted) 1-1-2010-0202225-86
2 의견제출통지서
Notification of reason for refusal
2013.04.08 발송처리완료 (Completion of Transmission) 9-5-2013-0237839-68
3 [명세서등 보정]보정서
[Amendment to Description, etc.] Amendment
2013.05.14 보정승인간주 (Regarded as an acceptance of amendment) 1-1-2013-0424445-78
4 [거절이유 등 통지에 따른 의견]의견(답변, 소명)서
[Opinion according to the Notification of Reasons for Refusal] Written Opinion(Written Reply, Written Substantiation)
2013.05.14 수리 (Accepted) 1-1-2013-0424432-85
5 [대리인선임]대리인(대표자)에 관한 신고서
[Appointment of Agent] Report on Agent (Representative)
2013.10.04 수리 (Accepted) 1-1-2013-0900649-17
6 등록결정서
Decision to grant
2013.10.15 발송처리완료 (Completion of Transmission) 9-5-2013-0708548-02
7 출원인정보변경(경정)신고서
Notification of change of applicant's information
2015.02.02 수리 (Accepted) 4-1-2015-0006137-44
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1
메모리와 데이터 송수신을 수행하며 물리적으로 서로 분리된 복수의 채널을 갖는 메모리 제어부, 및상기 메모리 제어부의 복수의 채널과 접속되며 물리적으로 서로 분리된 복수의 DMA 채널을 갖고, 상기 복수의 DMA 채널 및 상기 메모리 제어부를 통해 상기 메모리와 데이터 송수신을 수행하는 DMA(Direct Memory Access) 제어부를 포함하며,상기 DMA 제어부는 소스 어드레스 값 및 목적지 어드레스 값에 소스 어드레스 오프셋 및 목적지 어드레스 오프셋 값을 선택적으로 가감하여 상기 복수의 DMA 채널에 대한 소스 어드레스 값 및 목적지 어드레스 값을 설정하는 것을 특징으로 하는 메모리 시스템
2 2
제1항에 있어서, 상기 메모리 제어부의 채널과 상기 DMA 채널을 상호 연결시키는 접속 모듈을 더 포함하는 것을 특징으로 하는 메모리 시스템
3 3
제2항에 있어서, 상기 접속 모듈은,상기 메모리 제어부의 채널과 상기 DMA 채널 간의 상호 연결을 위한 복수의 버스 또는 매트릭스 스위치를 포함하는 것을 특징으로 하는 메모리 시스템
4 4
제1항에 있어서, 상기 DMA 제어부는, 송수신되는 데이터에 대한 정보를 저장하는 레지스터 세트를 갖는 레지스터 모듈, 및 상기 레지스터 세트를 참조하여 상기 복수의 DMA 채널에 대한 설정 값을 분할하여 설정하는 다중 채널 관리 모듈을 포함하는 것을 특징으로 하는 메모리 시스템
5 5
제4항에 있어서, 상기 레지스터 세트는, 상기 소스 어드레스, 상기 목적지 어드레스, 전송 크기, 상기 소스 어드레스 오프셋 또는 상기 목적지 어드레스 오프셋 중 선택되는 적어도 하나를 포함하고, 상기 다중 채널 관리 모듈은 상기 소스 어드레스 값 및 상기 목적지 어드레스 값에 상기 소스 어드레스 오프셋 및 상기 목적지 어드레스 오프셋 값을 선택적으로 가감하여 상기 복수의 DMA 채널에 대한 상기 소스 어드레스 값 및 상기 목적지 어드레스 값을 설정하는 것을 특징으로 하는 메모리 시스템
6 6
제4항에 있어서, 상기 레지스터 세트는, 상기 소스 어드레스, 상기 목적지 어드레스, 전송 크기, 상기 소스 어드레스 오프셋 또는 상기 목적지 어드레스 오프셋 중 선택되는 적어도 하나를 포함하고, 상기 다중 채널 관리 모듈은 상기 전송 크기 값을 상기 DMA 채널의 수로 나누어 상기 DMA 채널 각각에 대한 전송 크기 값으로 설정하는 것을 특징으로 하는 메모리 시스템
7 7
제1항에 있어서, 상기 메모리 제어부는 상기 메모리와 메모리 인터페이스를 통해 데이터 송수신을 수행하는 것을 특징으로 하는 메모리 시스템
8 8
제1항에 있어서, 상기 DMA 제어부는 주변 장치와의 데이터 송수신을 위한 1개의 포트를 더 포함하는 것을 특징으로 하는 메모리 시스템
9 9
복수의 DMA 채널을 통합 관리하기 위한 방법으로서,송수신 데이터와 연관되는 소정의 소스 어드레스, 목적지 어드레스, 전송 크기 또는 소스 어드레스 세트 중 선택되는 일 이상의 값을 기초로 하여, 상기 복수의 DMA 채널에 대한 설정 값을 각각 분할하여 설정하는 단계를 포함하며,상기 분할하여 설정하는 단계는, 상기 전송 크기 값을 상기 DMA 채널의 수로 나누어 상기 DMA 채널 각각에 대한 전송 크기 값으로 설정하는 것을 특징으로 하는 방법
10 10
제9항에 있어서, 상기 분할하여 설정하는 단계는, 상기 소스 어드레스 값 및 상기 목적지 어드레스 값에 상기 소스 어드레스 오프셋 및 상기 목적지 어드레스 오프셋 값을 선택적으로 가감하여 상기 복수의 DMA 채널에 대한 소스 어드레스 값 및 목적지 어드레스 값을 설정하는 단계를 포함하는 것을 특징으로 하는 방법
11 11
삭제
지정국 정보가 없습니다
순번, 패밀리번호, 국가코드, 국가명, 종류의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 패밀리정보 - 패밀리정보 표입니다.
순번 패밀리번호 국가코드 국가명 종류
1 US08205021 US 미국 FAMILY
2 US20110153878 US 미국 FAMILY
3 US20120226831 US 미국 FAMILY

DOCDB 패밀리 정보

순번, 패밀리번호, 국가코드, 국가명, 종류의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 패밀리정보 - DOCDB 패밀리 정보 표입니다.
순번 패밀리번호 국가코드 국가명 종류
1 US2011153878 US 미국 DOCDBFAMILY
2 US8205021 US 미국 DOCDBFAMILY
순번, 연구부처, 주관기관, 연구사업, 연구과제의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 국가R&D 연구정보 정보 표입니다.
순번 연구부처 주관기관 연구사업 연구과제
1 지식경제부 한국전자통신연구원 원천기술개발 유비쿼터스 단말용 부품 모듈