1 |
1
디지털 제어 방식의 LDO 레귤레이터에 있어서,미리 정해진 기준전압 및 상기 LDO 레귤레이터의 출력전압을 입력받고, 상기 기준전압의 크기에 비례하여 지연(delay)값을 갖는 기준전압 펄스를 출력하고, 상기 출력전압의 크기에 비례하여 지연 값을 갖는 출력전압 펄스를 출력하기 위한 전압 시간 변환기;상기 전압 시간 변환기에서 출력된 상기 기준전압 펄스와 상기 출력전압 펄스와의 지연 값 차이를 위상 오차로 변경하고, 상기 기준전압 펄스와 상기 출력전압 펄스를 비교하여 기준 전압보다 출력 전압이 더 높으면 다운(Down) 신호를 출력하고, 기준 전압보다 출력 전압이 더 낮으면 업(Up) 신호를 출력하는 위상 및 업/다운(up/down) 감지기;상기 위상 및 업/다운 감지기에서 나온 상기 위상 오차에 따라 결정된 시비율을 갖는 펄스에 대하여 미리 정해진 일정한 양만큼 펄스 폭을 줄여서 출력하는 순환 시간 디지털 변환기;상기 순환 시간 디지털 변환기에서 출력된 펄스 개수만큼 카운트를 발생시키는 업/다운(up/down) 계수기; 및입력전압과 부하(load) 사이에 둘 이상의 스위치가 연결되어 있어서, 온/오프(on/off)되는 스위치의 수에 따라 상기 부하에 전달되는 입력전압의 정도가 결정되도록 하며, 상기 업/다운 계수기에서 발생된 카운트 수에 비례하여 온(on)되는 스위치 수가 결정되는 방식으로 스위치의 온/오프(on/off)가 동작되며, 상기 출력전압이 출력되는 스위치 열을 포함하는 LDO 레귤레이터
|
2 |
2
제1항에 있어서,상기 기준 전압 펄스와 상기 출력 전압 펄스의 차이가 미리 정해진 기준치 이상이면, 상기 업/다운 계수기에서 출력되는 카운트 수를 증가시키는 고속모드로 전환하도록 하는 고속모드 감지기를 더 포함하는 것을 특징으로 하는 LDO 레귤레이터
|
3 |
3
제2항에 있어서,상기 고속모드 감지기는,상기 출력 전압 펄스를 지연시키기 위한 제1 지연소자;상기 기준 전압 펄스를 지연시키기 위한 제2 지연소자;상기 제2 지연소자의 출력신호를 지연시키기 위한 제3 지연소자;상기 제1 지연소자의 출력신호가 입력단자에 입력되고, 상기 기준전압 펄스가 클럭 단자로 입력되어 Q1 신호를 출력하는 제1 D 플립플롭(D flip-flop);상기 제1 지연소자의 출력신호가 입력단자에 입력되고, 상기 제3 지연소자의 출력 신호가 클럭 단자로 입력되어 Q2 신호를 출력하는 제2 D 플립플롭; 및상기 Q1 신호와 Q2 신호에 따라 고속모드 여부를 제어하는 고속모드 컨트롤러를 포함하여 이루어지는 것을 특징으로 하는 LDO 레귤레이터
|
4 |
4
제3항에 있어서,상기 고속모드 컨트롤러는 상기 Q1 신호가 로우(low)이고 상기 Q2 신호가 로우이면 고속모드로 동작하도록 신호를 출력하는 것을 특징으로 하는 LDO 레귤레이터
|
5 |
5
제3항에 있어서,상기 고속모드 컨트롤러는 상기 Q1 신호가 하이(high)이고 상기 Q2 신호가 하이 이면 고속모드로 동작하도록 신호를 출력하는 것을 특징으로 하는 LDO 레귤레이터
|
6 |
6
제3항에 있어서,상기 고속모드 컨트롤러는 상기 Q1 신호가 로우(low)이고 상기 Q2 신호가 하이(high)이면 정상 동작하도록 신호를 출력하는 것을 특징으로 하는 LDO 레귤레이터
|
7 |
7
제1항에 있어서,상기 스위치 열의 스위치는 MOSFET(Metal-Oxide-Semiconductor Field-Effect Transistor)이며, 상기 업/다운 계수기에서 발생된 카운트 수에 비례하여 턴 온(turn on)되는 MOSFET 수가 결정되는 방식으로 MOSFET가 동작되는 것을 특징으로 하는 LDO 레귤레이터
|