1 |
1
메모리로 향하는 신호들을 수신하고 상기 수신 신호를 수신된 순서와 상응하게 순차적으로 상기 메모리에 전달하는 메모리 전달 신호 제어부; 및상기 메모리 전달 신호 제어부로부터 하나의 메모리 인터페이스 그룹을 통해 신호를 수신하여 상기 수신 신호를 처리하는 메모리를 포함하되,상기 메모리는 상기 수신 신호들 중 특정 신호를 수신한 후 상기 메모리 전달 신호 제어부로 대기 신호를 전송하고, 상기 특정 신호는 상기 메모리의 저장위치에 대한 정보 중 열(row) 정보인 것을 특징으로 하는, 다수의 프로세서 전송 신호를 하나의 메모리로 전송하기 위한 신호 처리 장치
|
2 |
2
삭제
|
3 |
3
삭제
|
4 |
4
제 1 항에 있어서, 상기 메모리 전달 신호 제어부가 메모리 전송 규약에 맞지 않게 상기 메모리로 전송될 신호를 수신한 경우 상기 메모리 전달 신호 제어부는, 상기 메모리 전송 규약에 맞지 않게 상기 메모리로 전송될 신호를 전송한 측으로 상기 대기 신호를 전달하고,상기 메모리 전송 규약에 맞지 않게 상기 메모리로 전송될 신호를 저장하고,상기 저장된 신호를 상기 대기 신호에 따른 일정 시간 후에 상기 메모리로 전송하는 것을 특징으로 하는, 다수의 프로세서 전송 신호를 하나의 메모리로 전송하기 위한 신호 처리 장치
|
5 |
5
적어도 둘 이상의 프로세서에서 메모리로 향하는 신호들을 수신하여 메모리 전송 형식에 따라 상기 수신 신호들을 상기 메모리로 전달하는 메모리 전달 신호 제어부; 및상기 메모리 전달 신호 제어부로부터 하나의 메모리 인터페이스 그룹을 통해 신호를 수신하는 메모리를 포함하되,상기 메모리는 상기 수신 신호가 상기 메모리의 저장 위치에 대한 정보 중 열(row) 정보인 경우 상기 메모리 전달 신호 제어부로 대기 신호를 전송하는 것을 특징으로 하는, 다수의 프로세서 전송 신호를 하나의 메모리로 전송하기 위한 신호 처리 장치
|
6 |
6
삭제
|
7 |
7
제 5 항에 있어서, 상기 메모리 전달 신호 제어부는, 상기 대기 신호에 따른 소정의 시간 내에 다른 프로세서에서 전송되는 열(row) 정보에 대한 신호를 수신한 경우, 상기 다른 프로세서에서 전송되는 신호를 저장하고 상기 다른 프로세서로 상기 대기 신호를 전달하는 것을 특징으로 하는, 다수의 프로세서 전송 신호를 하나의 메모리로 전송하기 위한 신호 처리 장치
|
8 |
8
제 7 항에 있어서, 상기 메모리 전달 신호 제어부는, 상기 저장된 다른 프로세서에서 전송되는 신호를 상기 대기 신호에 따른 일정 시간 후에 상기 메모리로 전송하는 것을 특징으로 하는, 다수의 프로세서 전송 신호를 하나의 메모리로 전송하기 위한 신호 처리 장치
|
9 |
9
제 1 항 및 제 5 항 중 어느 한 항에 있어서, 상기 메모리로 향하는 신호들은 상기 메모리에 소정의 정보를 기록(write)하기 위한 신호 및 상기 메모리에 저장된 소정의 정보를 독출(read)하기 위한 신호 중 하나인 것을 특징으로 하는, 다수의 프로세서 전송 신호를 하나의 메모리로 전송하기 위한 신호 처리 장치
|
10 |
10
제 9 항에 있어서, 상기 각 신호는 상기 메모리에 대한 행(column) 정보 및 기록하기 위한 데이터 정보 중 적어도 하나를 포함하는 것을 특징으로 하는, 다수의 프로세서 전송 신호를 하나의 메모리로 전송하기 위한 신호 처리 장치
|
11 |
11
제 1 항 및 제 5 항 중 어느 한 항에 있어서, 상기 메모리 전달 신호 제어부는 상기 메모리로부터 독출에 상응하는 데이터가 메모리 전송 규약에 의한 예상 시간보다 지연되어 전송되는 경우, 상기 지연되는 시간에 상응하는 대기 신호를 수신하여 상기 프로세서 측으로 전달하는 것을 특징으로 하는 다수의 프로세서 전송 신호를 하나의 메모리로 전송하기 위한 신호 처리 장치
|
12 |
12
다수의 프로세서 전송 신호를 하나의 메모리로 전송하기 위한 신호 처리 방법에 있어서,다수의 프로세서로부터 신호를 수신하는 단계; 상기 수신 신호를 수신된 순서와 상응하게 순차적으로 상기 메모리로 전송하되, 각 수신 신호를 동일한 메모리 인터페이스를 통해서 전송하는 단계; 및상기 메모리로부터 상기 수신 신호 중 특정 신호에 대한 응답으로 대기 신호를 수신하는 단계를 포함하되,상기 특정 신호는 상기 메모리의 저장위치에 대한 정보 중 열(row) 정보인 것을 특징으로 하는, 다수의 프로세서 전송 신호를 하나의 메모리로 전송하기 위한 신호 처리 방법
|
13 |
13
삭제
|
14 |
14
제 12 항에 있어서, 상기 수신된 신호가 메모리의 전송 규약에 맞지 않게 상기 메모리로 전달될 신호인 경우, 상기 메모리 전송 규약에 맞지 않게 상기 메모리로 전달될 신호를 전송한 측으로 상기 대기 신호를 전달하는 단계;상기 메모리 전송 규약에 맞지 않게 상기 메모리로 전송될 신호를 저장하는 단계; 및상기 저장된 신호를 상기 대기 신호에 따른 일정 시간 후에 상기 메모리로 전송하는 단계를 더 포함하는 것을 특징으로 하는, 다수의 프로세서 전송 신호를 하나의 메모리로 전송하기 위한 신호 처리 방법
|
15 |
15
삭제
|
16 |
16
삭제
|
17 |
17
삭제
|
18 |
18
삭제
|
19 |
19
삭제
|
20 |
20
삭제
|