1 |
1
입력받은 제1송신 신호(TSSI, TCLK, TXD) 또는 루프백 신호(RSSO, RCKO, RXDD)중 어느 한 신호를 외부로부터 입력되는 제2루프백 제어신호에 따라 선택하여 출력하는 제2루프백 제어 수단(11); 상기 제2루프백 제어 수단(11)에 연결되어 있으며, 부호화된 데이타의 송신이 시작되는 시점과 송신이 끝나는 시점을 나타내는 송신 시작/끝 출력신호(TSSO)를 발생하는 제1신호 발생수단(12); 상기 제2루프백 제어 수단(11)과 제1신호 발생 수단(12)에 연결되어 있으며, 데이타를 클럭에 따라 부호화하여 송신 부호화된 데이타(TXED)를 출력하는 부호화 수단(16); 상기 제1신호 발생 수단(12), 제2루프백 제어 수단(11) 및 부호화 수단(16)에 연결되어 있으며, 입력받은 수신 신호(RSSI, RCKI, RXD) 또는 제2송신 신호(TSSO, TCLK, TXED)중 어느 한 신호를 외부로부터 입력되는 제1루프백 제어신호에 따라 선택하여 출력하는 제1루프백 제어 수단(41); 상기 제1 및 제2루프백 제어 수단(11,41)에 연결되어 있으며, 수신 클럭과 동기된 수신 시작/끝 출력신호(RSSO)를 발생하는 제2신호 발생 수단(42); 상기 제1루프백 제어 수단(41)에 연결되어 있으며, 입력받은 수신 데이타(RXD)를 복호화할 수 있는 데이타 형태로 변형하는 부호화 심볼 포맷 수단(43); 상기 제1루프백 제어 수단(41)과 부호화 심볼 포맷 수단(43)에 연결되어 있으며, 데이타의 위상 모호성에 따른 데이타 모호성을 해결하는 데이타 모호성 해결 수단(44); 및 상기 제1 및 제2루프백 제어 수단(41,11)과 부호화 심볼 포맷 수단(43)에 연결되어 있으며, 데이타를 복호화하는 복호화 수단(45)을 구비하는 것을 특징으로 하는 루프백(Loopback) 제어 회로를 이용한 길쌈 부호기/비터비 복호기 검증 회로
|
3 |
3
제1항에 있어서, 상기 제2루프백 제어 수단(11)은, 외부로부터 송신 시작/끝 입력신호(TSSI)를 입력받고 상기 제2신호 발생수단(42)으로부터 수신 시작/끝 출력신호(RSSO)를 입력받아 상기 제2루프백 제어신호가 하이이면 RSSO 신호를 선택하여 출력하고 상기 제2제어신호가 로우(LOW)이면 TSSI 신호를 선택하여 출력하는 제1신호 선택 수단(21); 외부로부터 송신 클럭(TCLK)을 입력받고 상기 제1루프백 제어 수단(41)으로부터 출력 수신 클럭(RCKO)을 입력박아 상기 제2루프백 제어신호가 하이이면 RCKO를 선택하여 출력하고 상기 제2제어신호가 로우면 TCLK를 선택하여 출력하는 제2신호 선택 수단(22); 및 외부로부터 송신 데이타(TXD)을 입력받고 상기 복호화 수단(45)으로부터 수신 복호화된 데이타(RXDD)를 입력받고 상기 제1신호 선택 수단(21)의 출력을 입력받아 상기 제2루프백 제어신호가 하이이면 RXDD를 선택하고 출력하고 상기 제2루프백 제어신호가 로우이면 TXD를 선택하여 출력하는 제3신호 선택 수단(23)을 구비하는 것을 특징으로 하는 루프백(Loopback) 제어 회로를 이용한 길쌈 부호기/비터비 복호기 검증 회로
|
4 |
4
제3항에 있어서, 상기 제1신호 발생수단(12)은, 상기 제1 및 제2신호 선택 수단(21,22)의 출력을 입력받아 구속장과 부호화율에 따라 부호화 지연을 수행하는 부호화 지연 수단(13); 상기 제2신호 선택 수단(22)과 부호화 지연 수단(13)의 출력을 입력받아 구속장과 부호화율에 따라 복호화 지연을 수행하는 복호화 지연 수단(14); 및 상기 제2신호 선택 수단(22), 부호화 지연 수단(13) 및 복호화 지연 수단(14)의 출력을 입력받아 부호화된 데이타가 변조되어 송신될 때 송신 전력을 온/오프하는 TSSO 신호를 송신 클럭과 동기시켜 상기 제1루프백 제어 수단(41)으로 출력하는 제1플립플롭(15)을 구비하는 것을 특징으로 하는 루프백(Loopback) 제어 회로를 이용한 길쌈 부호기/비터비 복호기 검증 회로
|
5 |
5
제1항에 있어서, 상기 제1루프백 제어 수단(41)은, 외부로부터 수신 시작/끝 입력신호(RSSI)를 입력받고 상기 제1신호 발생 수단(12)로부터 송신 시작/끝 출력신호(TSSO)를 입력받아 상기 제1루프백 제어 신호가 하이이면 TSSO 신호를 선택하여 출력하고 상기 제1루프백 제어신호가 로우(LOW)이면 RSSI 신호를 선택하여 출력하는 제4신호 선택 수단(51); 외부로부터 입력 수신 클럭(RCKI)과 송신 클럭(TCLK)을 입력받아 상기 제1루프백 제어신호가 하이이면 TCLK를 선택하여 출력하고 상기 제1제어신호가 로우이면 RCKI를 선택하여 출력하는 제5신호 선택 수단(52); 및 외부로부터 수신 데이타(RXD)와 상기 부호화 수단(16)으로부터 송신 부호화된 데이타(TXED)를 입력받아 상기 제1루프백 제어신호가 하이이면 TXED를 선택하여 출력하고 상기 제1루프백 제어신호가 로우이면 RXD를 선택하여 출력하는 제6신호 선택 수단(53)을 구비하는 것을 특징으로 하는 루프백(Loopback) 제어 회로를 이용한 길쌈 부호기/비터비 복호기 검증 회로
|
6 |
6
제5항에 있어서, 상기 제2신호 발생 수단(42)은, 상기 제5신호 선택 수단(52)의 출력과 제4신호 선택 수단(51)의 반전된 출력을 입력받아 구속장과 부호화율에 따른 복호화 지연을 카운팅하는 복호화 지연 카운팅 수단(46); 상기 복호화 지연 카운팅 수단(46)과 제4신호 선택 수단(51)의 반전된 출력을 입력받는 제1논리합 수단(U13); 및 상기 제5신호 선택 수단(52)의 출력과 상기 제4신호 선택 수단(51)과 제1논리합 수단(U13)의 반전된 출력을 입력받아 수신 클럭과 동기된 수신 시작/끝 출력신호(RSSO)를 상기 제2루프백 제어 수단(11)으로 출력하는 제2플립플롭(47)을 구비하는 것을 특징으로 하는 루프백(Loopback) 제어 회로를 이용한 길쌈 부호기/비터비 복호기 검증 회로
|