요약 | 본 발명은 중앙 처리 장치 내의 64 비트 타이머 레지스터를 사용하여 시각 관리를 할 때, 64 비트 타이머 레지스터의 값을 시각으로 변환하기 위하여 필요한 64 비트 정수 / 32 비트 정수의 나눗셈 연산을 소프트웨어적으로 고속으로 수행하는 방법을 제공하는데 그 목적이 있다.본 발명에 따르면, 타이머를 위한 나눗셈 방법에 있어서, numerator n = (n0 n1)이라 하고, denumerator를 d라고 할 때, quotient q에 대한 추청치 q'를 계산하는 제 1 단계; 새로운 n의 값을 n = n - q' * d로 놓고, 새로운 n0가 음수가 될 때까지 반복하여 상기 quotient q의 값을 q = q + q'로 변경시키는 제 2 단계; 및 n1 값에 대하여 중앙 처리 장치가 하드웨어적으로 제공하는 정수 나수셈 연산을 사용하여 q = q + n1 / d로 해를 구하는 제 3 단계를 포함하여 이루어진 것을 특징으로 하는 타이머를 위한 나눗셈 방법이 제공된다. |
---|---|
Int. CL | G06F 7/52 (2006.01) |
CPC | G06F 7/535(2013.01) |
출원번호/일자 | 1019990057681 (1999.12.14) |
출원인 | 한국전자통신연구원 |
등록번호/일자 | 10-0372892-0000 (2003.02.06) |
공개번호/일자 | 10-2001-0056291 (2001.07.04) 문서열기 |
공고번호/일자 | (20030220) 문서열기 |
국제출원번호/일자 | |
국제공개번호/일자 | |
우선권정보 | |
법적상태 | 소멸 |
심사진행상태 | 수리 |
심판사항 | |
구분 | |
원출원번호/일자 | |
관련 출원번호 | |
심사청구여부/일자 | Y (1999.12.14) |
심사청구항수 | 3 |