맞춤기술찾기

이전대상기술

고속의 버스트 신호 검출 장치 및 그 방법

  • 기술번호 : KST2015079440
  • 담당센터 : 대전기술혁신센터
  • 전화번호 : 042-610-2279
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 본 발명은 버스트 신호 검출 장치 및 그 방법에 관한 것이다. 이 장치는 프레임의 시작 부분에 프리앰블을 추가하여 전송하는 버스트 신호를 검출하는 버스트 검출 장치로서, 상관부 및 버스트 지시부를 포함한다. 상관부는 수신 신호 및 공액(conjugate)된 프리앰블 패턴을 서로 상관시키고, 버스트 지시부는 상관부의 상관 결과값에 따라 버스트 신호의 존재 유무 및 시작점을 검출한다. 본 발명에 따르면, 실시간으로 버스트 신호를 검출하는 회로의 취약점인 계산량을 줄일 수 있고, 버스트 신호의 판단 유무 방법 및 시작점을 검출할 수 있다. 버스트 검출 장치, 검출기, 파이프라인, 상관기, 버스트 지시기, 공액 프리앰블, 코릴레이터
Int. CL H04L 7/02 (2006.01)
CPC H04L 27/2273(2013.01) H04L 27/2273(2013.01)
출원번호/일자 1020030094070 (2003.12.19)
출원인 한국전자통신연구원
등록번호/일자 10-0584089-0000 (2006.05.22)
공개번호/일자 10-2005-0063018 (2005.06.28) 문서열기
공고번호/일자 (20060529) 문서열기
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 소멸
심사진행상태 수리
심판사항
구분
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (2003.12.19)
심사청구항수 8

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 한국전자통신연구원 대한민국 대전광역시 유성구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 신은정 대한민국 충청북도청주시흥덕구
2 김응배 대한민국 대전광역시유성구
3 방승찬 대한민국 대전광역시서구

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 유미특허법인 대한민국 서울특별시 강남구 테헤란로 ***, 서림빌딩 **층 (역삼동)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
1 한국전자통신연구원 대한민국 대전광역시 유성구
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 특허출원서
Patent Application
2003.12.19 수리 (Accepted) 1-1-2003-0487025-70
2 선행기술조사의뢰서
Request for Prior Art Search
2005.08.16 수리 (Accepted) 9-1-9999-9999999-89
3 선행기술조사보고서
Report of Prior Art Search
2005.09.15 수리 (Accepted) 9-1-2005-0057273-90
4 의견제출통지서
Notification of reason for refusal
2005.11.01 발송처리완료 (Completion of Transmission) 9-5-2005-0557550-19
5 지정기간연장신청서
Request for Extension of Designated Period
2006.01.02 수리 (Accepted) 1-1-2006-0000781-39
6 지정기간연장신청서
Request for Extension of Designated Period
2006.01.31 수리 (Accepted) 1-1-2006-0071950-02
7 지정기간연장신청서
Request for Extension of Designated Period
2006.02.28 수리 (Accepted) 1-1-2006-0145906-61
8 지정기간연장신청서
Request for Extension of Designated Period
2006.04.03 수리 (Accepted) 1-1-2006-0232116-27
9 의견서
Written Opinion
2006.05.02 수리 (Accepted) 1-1-2006-0310665-89
10 명세서등보정서
Amendment to Description, etc.
2006.05.02 보정승인간주 (Regarded as an acceptance of amendment) 1-1-2006-0310667-70
11 등록결정서
Decision to grant
2006.05.18 발송처리완료 (Completion of Transmission) 9-5-2006-0282579-05
12 출원인정보변경(경정)신고서
Notification of change of applicant's information
2009.08.04 수리 (Accepted) 4-1-2009-5150899-36
13 출원인정보변경(경정)신고서
Notification of change of applicant's information
2015.02.02 수리 (Accepted) 4-1-2015-0006137-44
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1
프레임의 시작 부분에 프리앰블을 추가하여 전송하는 버스트 신호를 검출하는 버스트 검출 장치에 있어서,프리앰블 패턴별로 실수 및 허수 수신 신호를 처리하는 파이프라인 상관을 이용하여 수신 신호 및 공액(conjugate)된 프리앰블 패턴을 서로 상관시키는 상관부; 및상기 상관 결과값에 따라 버스트 신호의 존재 유무 및 시작점을 검출―여기서 시작점의 검출은 연속적인 신호가 특정 임계값을 넘고, 그 상관 결과값이 이전의 임계값을 넘는 상관 결과값보다 작은 경우, 상기 수신 신호의 최대 피크 지점을 지난 것으로 판단하여, 상기 프레임의 시작점으로 검출하는 방법을 이용함―하는 버스트 지시부를 포함하는 버스트 검출 장치
2 2
제1항에 있어서, 상기 상관부는, 상기 공액된 프리앰블 패턴의 실수부와 수신 신호의 실수부를 곱한 후 각각 더하는 제1 곱셈기 및 제1 덧셈기; 상기 공액된 프리앰블 패턴의 허수부와 상기 수신 신호의 허수부를 곱한 후 각각 더하는 제2 곱셈기 및 제2 덧셈기; 상기 제1 덧셈기에서 출력되는 데이터 중 실수부를 구성하는 데이터에 대해서 덧셈을 수행하는 제3 덧셈기; 상기 제2 덧셈기에서 출력되는 데이터 중 허수부를 구성하는 데이터에 대해서 덧셈을 수행하는 제4 덧셈기; 상기 제3 덧셈기와 제4 덧셈기에서 출력되는 데이터를 각각 제곱한 후 더하여 출력하는 제곱기 및 제5 덧셈기; 및 상기 제5 덧셈기에서 출력되는 데이터를 제곱근하여 상관 결과값으로 출력하는 제곱근기 를 포함하는 버스트 검출 장치
3 3
삭제
4 4
제1항에 있어서,상기 파이프라인 상관기는 실수 및 허수 프리앰블의 부호가 같거나 서로 반대인 두 개씩의 실수 및 허수 프리앰블을 짝을 지어 합산하는 것을 특징으로 하는 버스트 검출 장치
5 5
삭제
6 6
프레임의 시작 부분에 프리앰블을 추가하여 전송하는 버스트 신호를 검출하는 방법에 있어서,a) 프리앰블 패턴별로 실수 및 허수 수신 신호를 처리하는 파이프라인 상관을 이용하여 수신 신호 및 공액(conjugate)된 프리앰블 패턴을 서로 상관시키는 상관 단계;b) 상기 상관 단계로부터 출력되는 상관 결과값을 수신하여 일정한 임계값과 상기 상관 결과값을 비교하는 단계;c) 상기 임계값을 넘기는 상관 결과값이 수신되는 경우, 초과된 상관 결과값을 특정 레지스터에 저장하고, 이전의 특정 레지스터에 저장된 값과 크기를 비교하는 단계; 및d) 상기 특정 레지스터에 저장된 상관 결과값이 상기 이전의 특정 레지스터에 저장된 값보다 작을 경우, 최대 피크 지점을 지났다고 판단하고 프레임의 수신 및 시작점을 검출하는 단계를 포함하는 버스트 검출 방법
7 7
제6항에 있어서, 상기 a) 단계는, 실수 및 허수로 수신되는 신호와 공액된 프리앰블 패턴과 상호 상관관계를 취하는 단계; 상기 상관된 결과값 각각의 실수 및 허수 값에 대해 제곱값을 구하는 단계; 및 상기 각각 제곱된 값을 합하여 루트를 취하여 출력하는 단계 를 포함하는 버스트 검출 방법
8 8
삭제
9 9
제6항에 있어서,상기 파이프라인 상관은 실수 및 허수 프리앰블의 부호가 같거나 서로 반대인 두개씩의 실수 및 허수 프리앰블을 짝을 지어 합산하는 것을 특징으로 하는 버스트 검출 방법
10 10
삭제
11 11
제6항에 있어서, 상기 임계값은 수신 신호의 에너지 값이 여러 버스트를 거치면서 평균된 값에 따라 변경될 수 있는 것을 특징으로 하는 버스트 검출 방법
12 12
제6항에 있어서, 상기 상관 결과값이 특정 레벨을 넘게 되면, 그 결과값을 윈도우 레지스터 또는 큐(queue)에 저장하는 것을 특징으로 하는 버스트 검출 방법
13 12
제6항에 있어서, 상기 상관 결과값이 특정 레벨을 넘게 되면, 그 결과값을 윈도우 레지스터 또는 큐(queue)에 저장하는 것을 특징으로 하는 버스트 검출 방법
지정국 정보가 없습니다
패밀리정보가 없습니다
국가 R&D 정보가 없습니다.