1 |
1
위상잠금루프(PLL: Phase Locked Loop) 주파수 합성기를 구동시키는 직접 디지털 주파수합성 장치에 있어서, 외부의 기준신호에 따라 소정의 주파수를 갖는 두 개의 신호를 생성하기 위한 직접 디지털 주파수합성 수단(DDS); 상기 직접 디지털 주파수합성 수단(DDS)의 출력신호를 동위상의 두 개의 신호로 분배하기 위한 전력분배 수단; 상기 전력분배 수단에 의하여 분배된 신호 중 어느 하나의 신호를 시간지연시키고, 상기 직접 디지털 주파수합성 수단(DDS)의 출력신호를 위상과 크기를 변화시킨 후, 상기 시간지연된 신호와 상기 위상과 크기가 변환된 신호를 합성하여 상기 직접 디지털 주파수합성 수단(DDS)의 출력신호에 포함된 스퓨리어스 신호를 추출하기 위한 스퓨리어스신호 추출 수단; 및 상기 스퓨리어스신호 추출 수단에 의하여 추출된 스퓨리어스 신호의 위상을 반전시켜서 상기 전력분배 수단의 다른 한 신호와 합성하여, 상기 직접 디지털 주파수합성 수단(DDS)의 출력신호에 포함된 스퓨리어스 신호를 제거하기 위한 스퓨리어스신호 제거 수단 을 포함하는 피드포워드 방식을 이용하여 스퓨리어스 특성을 개선하기 위한 직접 디지털 주파수 합성 장치
|
2 |
2
제 1 항에 있어서, 상기 스퓨리어스신호 추출 수단은, 상기 전력분배 수단의 출력신호 중 어느 하나의 신호를 시간지연시키기 위한 시간지연 수단; 상기 직접 디지털 주파수합성 수단(DDS)의 출력신호 중 다른 하나의 신호의 위상을 반전시키기 위한 위상 변환 수단; 상기 위상 변환 수단에 의하여 위상반전된 신호의 크기를 조정하기 위한 가변감쇠 수단; 및 스퓨리어스신호를 추출하기 위하여, 상기 시간지연 수단에 의하여 시간지연된 신호와 상기 가변감쇠 수단의 출력신호를 합성하기 위한 제 1 신호합성 수단 을 포함하는 피드포워드 방식을 이용하여 스퓨리어스 특성을 개선하기 위한 직접 디지털 주파수 합성 장치
|
3 |
3
제 2 항에 있어서,상기 시간지연 수단에 의한 시간 지연은,상기 가변감쇠 수단의 출력신호와 동일한 시간에 상기 제 1 신호 합성 수단에 도달하도록 시간지연시키는 것을 특징으로 하는 피드포워드 방식을 이용하여 스퓨리어스 특성을 개선하기 위한 직접 디지털 주파수 합성 장치
|
4 |
4
제 2 항에 있어서, 상기 가변 감쇠 수단의 신호 크기 조정은, 상기 시간지연 수단의 출력신호와 동일한 크기의 신호가 되도록 조정하는 것을 특징으로 하는 피드포워드 방식을 이용하여 스퓨리어스 특성을 개선하기 위한 직접 디지털 주파수 합성 장치
|
5 |
5
제 1 항 내지 제 4 항 중 어느 한 항에 있어서,상기 스퓨리어스신호 제거 수단은,상기 스퓨리어스신호 추출 수단에 의하여 추출된 스퓨리어스 신호의 위상을 반전시키기 위한 제 2 위상 변환 수단; 및상기 전력분배 수단에 의하여 분배된 신호 중 다른 한 신호와 결합하여 상기 직접 디지털 주파수합성 수단(DDS)의 출력신호에 포함된 스퓨리어스 신호를 제거하기 위한 제 2 신호 합성 수단을 포함하는 피드포워드 방식을 이용하여 스퓨리어스 특성을 개선하기 위한 직접 디지털 주파수 합성 장치
|
6 |
6
직접 디지털 주파수합성 방법에 있어서, 직접 디지털 주파수합성 수단(DDS)이 외부의 기준신호에 따라 소정의 주파수를 갖는 두 개의 신호(이하, DDS출력신호라 함)를 생성하는 DDS출력신호 생성 단계; 상기 생성된 DDS출력신호를 동위상의 두 개의 신호로 전력분배하는 전력분배 단계; 상기 전력분배 단계에서 분배된 신호 중 어느 하나의 신호를 시간지연시키고, 상기 생성된 DDS출력신호를 위상과 크기를 변환시킨 후, 상기 시간지연된 신호와 상기 위상과 크기가 변환된 신호를 합성하여 상기 DDS출력신호에 포함된 스퓨리어스 신호를 추출하는 스퓨리어스신호 추출 단계; 및 상기 추출된 스퓨리어스 신호의 위상을 반전시킨 후 상기 전력분배 단계에서 분배된 신호 중 다른 한 신호와 결합하여 스퓨리어스 신호를 제거하는 스퓨리어스신호 제거 단계 를 포함하는 피드포워드 방식을 이용하여 스퓨리어스 특성을 개선하기 위한 직접 디지털 주파수 합성 방법
|
7 |
7
제 6 항에 있어서, 상기 스퓨리어스신호 추출 단계는, 상기 전력분배 단계에서 분배된 신호 중 어느 하나의 신호를 시간지연시키는 제 시간지연 단계; 상기 DDS출력신호 생성 단계에서 생성된 DDS출력신호 중 다른 하나의 신호의 위상을 반전시키는 위상변환 단계; 상기 위상변환 단계에서 위상반전된 신호의 크기를 조정하기 위한 가변감쇠 단계; 및 상기 DDS출력신호에 포함된 스퓨리어스 신호를 추출하기 위하여, 상기 시간지연 단계에서 시간지연된 신호와 상기 가변감쇠 단계에서 신호크기가 조정된 신호를 합성하는 제 1 신호합성 단계 를 포함하는 피드포워드 방식을 이용하여 스퓨리어스 특성을 개선하기 위한 직접 디지털 주파수 합성 방법
|
8 |
8
제 7 항에 있어서, 상기 스퓨리어스신호 제거 단계는, 상기 제 1 신호합성 단계에서 추출된 스퓨리어스 신호의 위상을 반전시키는 제 2 위상 변환 단계; 및 상기 DDS출력신호에 포함된 스퓨리어스 신호를 제거하기 위하여, 상기 제 2 위상 변환 단계에서 위상 반전된 스퓨리어스 신호와 상기 전력분배 단계에서 분배된 신호 중 다른 한 신호와 합성하는 제 2 신호합성 단계 를 포함하는 피드포워드 방식을 이용하여 스퓨리어스 특성을 개선하기 위한 직접 디지털 주파수 합성 방법
|
9 |
8
제 7 항에 있어서, 상기 스퓨리어스신호 제거 단계는, 상기 제 1 신호합성 단계에서 추출된 스퓨리어스 신호의 위상을 반전시키는 제 2 위상 변환 단계; 및 상기 DDS출력신호에 포함된 스퓨리어스 신호를 제거하기 위하여, 상기 제 2 위상 변환 단계에서 위상 반전된 스퓨리어스 신호와 상기 전력분배 단계에서 분배된 신호 중 다른 한 신호와 합성하는 제 2 신호합성 단계 를 포함하는 피드포워드 방식을 이용하여 스퓨리어스 특성을 개선하기 위한 직접 디지털 주파수 합성 방법
|