맞춤기술찾기

이전대상기술

가변 시리얼 정합 방식의 메모리 시스템 및 그 메모리액세스 방법

  • 기술번호 : KST2015081495
  • 담당센터 : 대전기술혁신센터
  • 전화번호 : 042-610-2279
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 본 발명은 가변 시리얼 정합 방식의 메모리 시스템 및 그 메모리의 액세스 방법에 관한 것이다. 본 발명에 따른 메모리 시스템은, 적어도 하나의 메모리; 및 상기 각 메모리와 시리얼(serial) 포트를 통해 상기 시리얼 포트의 물리적인 위치 및 순서에 상관없이 가변적으로 시리얼 링크 연결을 설정하고 상기 시리얼 링크 연결을 통해 메모리 데이터를 시리얼 방식으로 송수신하는 메모리 컨트롤러를 포함한다.메모리, 메모리 컨트롤러, 메모리 인터페이스, 시리얼 링크, 시리얼 포트, 물리 포트, 가상 포트, 메모리 데이터 전송, 메모리 데이터 변환
Int. CL G06F 13/16 (2006.01) G06F 12/02 (2006.01)
CPC
출원번호/일자 1020060062660 (2006.07.04)
출원인 한국전자통신연구원
등록번호/일자 10-0818298-0000 (2008.03.25)
공개번호/일자 10-2007-0061196 (2007.06.13) 문서열기
공고번호/일자 (20080331) 문서열기
국제출원번호/일자
국제공개번호/일자
우선권정보 대한민국  |   1020050119919   |   2005.12.08
법적상태 소멸
심사진행상태 수리
심판사항
구분
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (2006.07.04)
심사청구항수 19

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 한국전자통신연구원 대한민국 대전광역시 유성구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 김법중 대한민국 대전 서구
2 나용욱 대한민국 전북 전주시 완산구
3 최우영 대한민국 대전 유성구
4 안병준 대한민국 대전 유성구

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 특허법인씨엔에스 대한민국 서울 강남구 언주로 **길 **, 대림아크로텔 *층(도곡동)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
1 한국전자통신연구원 대한민국 대전광역시 유성구
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 특허출원서
Patent Application
2006.07.04 수리 (Accepted) 1-1-2006-0480787-37
2 선행기술조사의뢰서
Request for Prior Art Search
2007.05.10 수리 (Accepted) 9-1-9999-9999999-89
3 선행기술조사보고서
Report of Prior Art Search
2007.06.12 수리 (Accepted) 9-1-2007-0035440-83
4 의견제출통지서
Notification of reason for refusal
2007.09.19 발송처리완료 (Completion of Transmission) 9-5-2007-0505597-71
5 [거절이유 등 통지에 따른 의견]의견(답변, 소명)서
[Opinion according to the Notification of Reasons for Refusal] Written Opinion(Written Reply, Written Substantiation)
2007.11.02 수리 (Accepted) 1-1-2007-0790736-92
6 [명세서등 보정]보정서
[Amendment to Description, etc.] Amendment
2007.11.02 보정승인간주 (Regarded as an acceptance of amendment) 1-1-2007-0790737-37
7 등록결정서
Decision to grant
2008.01.11 발송처리완료 (Completion of Transmission) 9-5-2008-0014031-14
8 출원인정보변경(경정)신고서
Notification of change of applicant's information
2009.08.04 수리 (Accepted) 4-1-2009-5150899-36
9 출원인정보변경(경정)신고서
Notification of change of applicant's information
2015.02.02 수리 (Accepted) 4-1-2015-0006137-44
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1
적어도 하나의 메모리; 및상기 각 메모리와 시리얼(serial) 포트를 통해 상기 시리얼 포트의 물리적인 위치 및 순서에 상관없이 가변적으로 시리얼 링크 연결을 설정하고 상기 시리얼 링크 연결을 통해 메모리 데이터를 시리얼 방식으로 송수신하는 메모리 컨트롤러; 를 포함함을 특징으로 하는 가변 시리얼 정합 방식의 메모리 시스템
2 2
제1항에 있어서, 상기 메모리 컨트롤러는,상기 적어도 하나의 메모리의 고장 발생시 상기 메모리의 초기 설정 과정에서 고장 메모리를 제외한 나머지 정상 메모리의 시리얼 링크 연결만을 설정함으로써 상기 메모리와의 가용 시리얼 링크 수를 필요에 따라 변경하는 것을 특징으로 하는 가변 시리얼 정합 방식의 메모리 시스템
3 3
제1항에 있어서, 상기 메모리 컨트롤러는,상기 메모리와의 물리적인 시리얼 링크 연결에 상관없이 메모리 ID에 대응하는 주소정보를 변경가능함을 특징으로 하는 가변 시리얼 정합 방식의 메모리 시스템
4 4
제1항에 있어서, 상기 메모리 컨트롤러는, 입력되는 메모리 디바이스의 주소정보를 디코딩하는 어드레스 디코더;상기 주소정보에 대응하는 메모리 ID를 검출하여 전송하고, 해당 데이터 처리를 수행하며 상기 메모리의 초기화/관리를 수행하는 메모리 데이터 전송부;상기 메모리 데이터 전송부와의 내부 정보교환을 수행하고, 상기 메모리 ID에 대한 시리얼 포트를 검색하며, 메모리 데이터의 시리얼/패러럴 변환기능을 수행하고 상기 시리얼 포트의 관리를 수행하는 메모리 데이터 변환부; 및 상기 시리얼 링크를 통해 상기 메모리로 메모리 데이터를 고속의 시리얼 방식으로 전송하는 복수의 시리얼 포트; 를 포함함을 특징으로 하는 가변 시리얼 정합 방식의 메모리 시스템
5 5
제4항에 있어서, 상기 메모리 데이터 전송부는, 상기 어드레스 디코더로부터 입력되는 메모리 주소와 이에 대응하는 메모리 ID를 관리하는 메모리 맵 테이블; 상기 메모리 데이터 주소정보, 제어 정보, 사이즈 정보 및 에러체크정보에 따라 메모리 데이터 처리를 위한 정보를 페러럴 형태의 메모리 데이터 패킷으로 관리하는 데이터 처리부; 및 상기 메모리의 스캐닝 및 상기 메모리 맵 테이블을 관리하고, 상기 메모리의 고장 여부를 관리하는 메모리 초기화/관리부; 를 포함함을 특징으로 하는 가변 시리얼 정합 방식의 메모리 시스템
6 6
제4항에 있어서, 상기 메모리 데이터 변환부는, 상기 메모리 데이터 전송부와 내부 정보 교환을 위한 내부 헤더 처리부; 상기 메모리 ID에 대응하는 시리얼 링크 포트들을 관리하고 검색하는 메모리 ID 테이블;페러럴 메모리 데이터를 시리얼 메모리 데이터로 변환하는 데이터 신호 변환부; 및시리얼 포트의 상태를 점검하고 고장 링크의 보고 및 처리 기능을 수행하는 링크 관리부; 를 포함함을 특징으로 하는 가변 시리얼 정합 방식의 메모리 시스템
7 7
제6항에 있어서, 상기 메모리 ID 테이블은,상기 메모리 ID에 해당하는 물리 링크 번호와 가상 링크 번호를 포함함을 특징으로 하는 가변 시리얼 정합 방식의 메모리 시스템
8 8
제1항에 있어서, 상기 메모리 컨트롤러는, 상기 메모리의 초기 설정 과정에서, 상기 메모리에 연결된 물리적인 시리얼 포트들을 검색하고, 상기 검색된 시리얼 포트들을 상기 메모리를 기준으로 정렬하고, 동일 메모리에 연결된 물리적인 시리얼 포트들을 낮은 번호 순서부터 순차적으로 가상 시리얼 포트 번호를 부여하고, 그 결과를 해당 시리얼 포트를 통해 메모리의 시리얼 포트로 전송하여 상기 메모리의 시리얼 포트가 메모리 컨트롤러와 동일한 가상 시리얼 포트 번호를 갖도록 함을 특징으로 하는 가변 시리얼 정합 방식의 메모리 시스템
9 9
제1항에 있어서, 상기 메모리 컨트롤러는, 상기 메모리와 시리얼 링크 상태정보를 송수신하며 고장 링크정보를 저장하고 상기 메모리의 초기 설정과정에서 고장 링크를 배제하고 가용할 수 있는 링크로만 메모리 인터페이스를 구현함을 특징으로 하는 가변 시리얼 정합 방식의 메모리 시스템
10 10
제9항에 있어서, 상기 메모리 컨트롤러는,전원인가, 리셋 및 메모리 초기화 명령 중 적어도 하나에 의해 메모리 초기 설정을 수행함을 특징으로 하는 가변 시리얼 정합 방식의 메모리 시스템
11 11
제1항에 있어서, 상기 메모리 컨트롤러는, 상기 메모리 초기 설정 과정에서 동일 메모리에 연결된 시리얼 링크들의 전송 딜레이 차이를 구하고, 메모리와의 시리얼 데이터 송수신에 있어서 시리얼 링크들의 전송 딜레이 차이를 보상함을 특징으로 하는 가변 시리얼 정합 방식의 메모리 시스템
12 12
제1항에 있어서,상기 메모리 컨트롤러가 동일 메모리에 연결된 시리얼 포트들을 찾기 위해 순차적으로 각 시리얼 포트를 통해 메모리 ID 요구 메시지를 메모리로 보내고, 상기 메모리는 자신의 메모리 ID를 응답 메시지에 실어 보냄을 특징으로 하는 가변 시리얼 정합 방식의 메모리 시스템
13 13
제12항에 있어서, 상기 메모리 컨트롤러는, 상기 메모리 외부의 전용 롬 또는 상기 메모리 외부의 풀업 풀다운 신호입력을 이용하거나, 또는 상기 메모리 내부에 ID 저장 중 어느 하나를 통해 상기 메모리 ID를 저장함을 특징으로 하는 가변 시리얼 정합 방식의 메모리 시스템
14 14
제1항에 있어서, 상기 메모리는, 메모리 로직을 포함하는 메모리 코어; 상기 메모리 데이터를 처리하는 데이터 처리부;상기 메모리 데이터를 저장하는 메모리 정보 저장부; 상기 메모리 컨트롤러와 연결되는 시리얼 링크를 관리하고, 해당 메모리 데이터의 시리얼/페러럴 변화 기능을 수행하는 링크 관리/변환부; 및 상기 메모리 컨트롤러와 상기 시리얼 링크로 연결되어 상기 메모리 데이터를 시리얼 방식으로 송수신하는 복수의 시리얼 포트; 를 포함함을 특징으로 하는 가변 시리얼 정합 방식의 메모리 시스템
15 15
메모리를 초기화하고 메모리 데이터를 중개하는 가변 시리얼 정합 방식의 메모리 컨트롤러에 있어서, 입력되는 메모리 주소정보를 디코딩하는 어드레스 디코더;상기 주소정보에 대응하는 메모리 ID를 검출하여 전송하고, 해당 데이터 처리 기능을 수행하며, 상기 메모리의 초기화/관리를 수행하는 메모리 데이터 전송부; 상기 메모리 데이터 전송부와의 내부 정보교환을 수행하고, 상기 메모리 ID에 대한 시리얼 링크 포트를 검색하며, 메모리 데이터의 시리얼/패러럴 변환기능을 수행하고 상기 시리얼 링크 포트의 링크 관리기능을 수행하는 메모리 데이터 변환부; 및 상기 메모리 데이터를 고속의 시리얼 방식으로 전송하는 복수의 시리얼 포트; 를 포함하며,상기 메모리와 상기 시리얼(serial) 포트를 통해 시리얼 포트의 물리적인 위치 및 순서에 상관없이 가변적으로 시리얼 링크 연결을 설정하여 메모리 데이터를 시리얼 방식으로 송수신함을 특징으로 하는 가변 시리얼 정합 방식의 메모리 컨트롤러
16 16
제15항에 있어서, 상기 메모리 데이터 변환부는,상기 메모리 데이터 전송부와 내부 정보 교환을 위한 내부 헤더 처리부; 상기 메모리 ID에 대응하는 시리얼 링크 포트들을 관리하고 검색하는 메모리 ID 테이블; 페러럴 메모리 데이터를 시리얼 메모리 데이터로 변환하는 데이터 신호 변환부; 및 시리얼 포트의 상태를 점검하고 고장 링크의 보고 및 처리 기능을 수행하는 링크 관리부; 를 포함함을 특징으로 하는 가변 시리얼 정합 방식의 메모리 컨트롤러
17 17
메모리 컨트롤러에 의해 액세스되는 가변 시리얼 정합방식의 메모리에 있어서,메모리 로직을 포함하는 메모리 코어; 메모리 데이터를 처리하는 데이터 처리부;상기 메모리 데이터를 저장하는 메모리 정보 저장부; 상기 메모리 컨트롤러와 연결되는 시리얼 링크를 관리하고, 해당 데이터의 시리얼/페러럴 변화 기능을 수행하는 링크 관리/변환부; 및 상기 메모리 컨트롤러와 상기 시리얼 링크로 연결되어 메모리 데이터를 시리얼 링크로 송수신하는 복수의 시리얼 포트; 를 포함함을 특징으로 하는 가변 시리얼 정합 방식의 메모리
18 18
메모리 컨트롤러에서의 가변 직렬 병합 방식의 메모리 액세스 방법에 있어서,메모리 컨트롤러가 액세스할 메모리를 검색하고 액세스 관련 링크를 초기화하는 제1단계;상기 메모리 읽기 명령이 입력되면, 페러럴 메모리 주소와 제어 명령을 받아 해당 메모리 ID를 검색하고 상기 메모리 ID에서 연결 링크를 찾고 페러럴 메모리 주소 및 제어 명령을 시리얼 데이터로 변환하여 상기 연결 링크를 통해 해당 메모리로 명령요구번호와 함께 전송하는 제2단계;상기 메모리가 읽기 명령과 어드레스를 받고 메모리 코어에서 해당 데이터를 연결 링크를 통해 명령요구번호와 함께 전송하는 제3단계; 상기 시리얼 링크로 입력되는 데이터에서 상기 명령요구번호를 확인하고, 시리얼 데이터를 패러럴 데이터로 변환하여 상기 명령요구번호에 맞춰 상기 읽기명령의 전송측으로 전달하는 제4단계; 상기 읽기 명령 전송측이 상기 메모리를 쓸 때 패러럴 데이터 형태의 데이터와 어드레스에서 해당 시리얼 링크를 찾아 상기 메모리로 명령요구번호와 함께 전송하는 제5단계; 및 상기 메모리가 쓰기 명령을 입력 받아 해당 메모리 코어에 상기 데이터를 쓰는 제6단계; 를 포함함을 특징으로 하는 가변 직렬 병합 방식의 메모리 액세스 방법
19 19
제18항에 있어서, 상기 제1단계는, 모든 시리얼 링크에 메모리 ID, 사이즈 정보 및 속도 정보 요구 메시지를 메모리로 보내고 상기 메모리로부터 응답을 수신하는 단계; 상기 메모리 ID 별로 링크 정보를 메모리 ID 테이블에 입력하는 단계; 상기 메모리 ID별로 어드레스 위치를 메모리 맵 테이블에 입력하는 단계; 동일 메모리에 연결된 링크들을 동기화하는 단계; 및 상기 동일 메모리에 연결된 링크들의 가상 링크 번호를 교환하는 단계; 를 포함함을 특징으로 하는 가변 직렬 병합 방식의 메모리 액세스 방법
지정국 정보가 없습니다
순번, 패밀리번호, 국가코드, 국가명, 종류의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 패밀리정보 - 패밀리정보 표입니다.
순번 패밀리번호 국가코드 국가명 종류
1 US07649795 US 미국 FAMILY
2 US20070133311 US 미국 FAMILY

DOCDB 패밀리 정보

순번, 패밀리번호, 국가코드, 국가명, 종류의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 패밀리정보 - DOCDB 패밀리 정보 표입니다.
순번 패밀리번호 국가코드 국가명 종류
1 US2007133311 US 미국 DOCDBFAMILY
2 US7649795 US 미국 DOCDBFAMILY
국가 R&D 정보가 없습니다.