맞춤기술찾기

이전대상기술

메쉬 타입 온 칩 네트워크의 스위치 및 스위칭 방법

  • 기술번호 : KST2015082892
  • 담당센터 : 대전기술혁신센터
  • 전화번호 : 042-610-2279
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 본 발명은 메쉬(Mesh) 타입 온 칩 네트워크(On Chip Network)를 구성하는 스위치의 입력 버퍼 크기를 결정하는 구조 및 방법에 관한 것으로, 서로 다른 입력포트로 입력된 데이터 상호간 블록킹 여부, 블록킹 정도 및 출력포트 정보를 추출하는 아비터; 상기 데이터를 버퍼링하는 복수개의 버퍼; 상기 아비터의 블록킹 여부 및 블록킹 정도를 기초로 상기 버퍼 개수를 달리 분배하는 입력포트 버퍼 제어부; 상기 각 입력포트로 입력된 데이터를 상기 입력포트 버퍼 제어부에 의해 분배된 버퍼로 연결하는 입력포트 연결 제어부; 및 상기 아비터의 출력포트 정보를 기초로 상기 버퍼링된 데이터 중 동일한 출력포트의 데이터를 멀티플랙싱하는 복수개의 멀티플랙서;를 포함한다. 본 발명에 따른 메쉬 타입 온 칩 네트워크의 스위치 구조 및 스위칭 방법에 의하면 종래의 시뮬레이션 위주의 입력 버퍼 크기를 결정하는 것과는 달리 하드웨어적으로 입력 버퍼 크기를 결정하고 전송하는 패킷(packet)의 크기와 종류에 상관없이 능동적으로 입력 버퍼 크기를 결정할 수 있어 입력 버퍼 결정에 따른 시간의 낭비를 막을 수 있고, 하드웨어 자원량 낭비를 막을 수 있어 메쉬 타입 온 칩 네트워크 성능 향상을 위한 설계에 획기적인 도움이 될 수 있다. 메쉬 타입 온칩 네트워크, 패킷, 스위치
Int. CL H04L 12/28 (2006.01) H04L 12/50 (2006.01)
CPC H04L 49/109(2013.01) H04L 49/109(2013.01)
출원번호/일자 1020070102150 (2007.10.10)
출원인 한국전자통신연구원
등록번호/일자 10-0903130-0000 (2009.06.09)
공개번호/일자 10-2009-0036864 (2009.04.15) 문서열기
공고번호/일자 (20090616) 문서열기
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 소멸
심사진행상태 수리
심판사항
구분
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (2007.10.10)
심사청구항수 8

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 한국전자통신연구원 대한민국 대전광역시 유성구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 김주엽 대한민국 대전 서구
2 조한진 대한민국 대전 서구

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 리앤목특허법인 대한민국 서울 강남구 언주로 **길 **, *층, **층, **층, **층(도곡동, 대림아크로텔)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
1 한국전자통신연구원 대한민국 대전광역시 유성구
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 [특허출원]특허출원서
[Patent Application] Patent Application
2007.10.10 수리 (Accepted) 1-1-2007-0727563-23
2 선행기술조사의뢰서
Request for Prior Art Search
2008.09.08 수리 (Accepted) 9-1-9999-9999999-89
3 선행기술조사보고서
Report of Prior Art Search
2008.10.13 수리 (Accepted) 9-1-2008-0064347-48
4 의견제출통지서
Notification of reason for refusal
2009.02.26 발송처리완료 (Completion of Transmission) 9-5-2009-0087541-11
5 [명세서등 보정]보정서
[Amendment to Description, etc.] Amendment
2009.04.14 보정승인간주 (Regarded as an acceptance of amendment) 1-1-2009-0224023-51
6 [거절이유 등 통지에 따른 의견]의견(답변, 소명)서
[Opinion according to the Notification of Reasons for Refusal] Written Opinion(Written Reply, Written Substantiation)
2009.04.14 수리 (Accepted) 1-1-2009-0224022-16
7 등록결정서
Decision to grant
2009.05.22 발송처리완료 (Completion of Transmission) 9-5-2009-0215434-48
8 출원인정보변경(경정)신고서
Notification of change of applicant's information
2009.08.04 수리 (Accepted) 4-1-2009-5150899-36
9 출원인정보변경(경정)신고서
Notification of change of applicant's information
2015.02.02 수리 (Accepted) 4-1-2015-0006137-44
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1
서로 다른 입력포트로 입력된 데이터 상호간 블록킹 여부, 블록킹 정도 및 출력포트 정보를 추출하는 아비터; 상기 데이터를 버퍼링하는 복수개의 버퍼; 상기 아비터의 블록킹 여부 및 블록킹 정도를 기초로 상기 버퍼 개수를 달리 분배하는 입력포트 버퍼 제어부; 상기 각 입력포트로 입력된 데이터를 상기 입력포트 버퍼 제어부에 의해 분배된 버퍼로 연결하는 입력포트 연결 제어부; 및 상기 아비터의 출력포트 정보를 기초로 상기 버퍼링된 데이터 중 동일한 출력포트의 데이터를 멀티플랙싱하는 복수개의 멀티플랙서;를 포함하는 것을 특징으로 하는 메쉬(Mesh) 타입 온 칩 네트워크(On Chip Network)의 스위치
2 2
제 1 항에 있어서, 상기 아비터의 블록킹 여부 및 블록킹 정도는 상기 데이터가 전송될 목적지 IP 주소, 우선권(priority) 및 상기 데이터가 입력된 당해 입력포트로 입력될 데이터량에 관한 정보를 기초로 하는 것을 특징으로 하는 메쉬(Mesh) 타입 온 칩 네트워크(On Chip Network)의 스위치
3 3
제 1 항에 있어서, 상기 데이터를 생성하여 상기 입력 포트로 전송하고, 상기 블록킹 여부 및 블록킹 정도의 정보를 전송받는 메인 프로세서;를 더 포함하는 것을 특징으로 하는 메쉬(Mesh) 타입 온 칩 네트워크(On Chip Network)의 스위치
4 4
제 1 항에 있어서, 상기 입력 데이터는 패킷 단위인 것을 특징으로 하는 메쉬(Mesh) 타입 온 칩 네트워크(On Chip Network)의 스위치
5 5
제 1 항에 있어서, 상기 입력 데이터는 플릿 단위인 것을 특징으로 하는 메쉬(Mesh) 타입 온 칩 네트워크(On Chip Network)의 스위치
6 6
서로 다른 입력포트로 입력된 데이터 상호간 블록킹 여부, 블록킹 정도 및 출력포트 정보를 추출하는 정보 추출단계; 상기 블록킹 여부 및 블록킹 정도를 기초로 상기 입력 데이터를 버퍼링 할 수 있는 버퍼의 개수를 달리 분배하는 버퍼 분배단계; 상기 각 입력포트로 입력된 데이터를 상기 분배된 버퍼로 연결하여 버퍼링하는 버퍼링 단계; 및 상기 추출된 출력포트 정보를 기초로 상기 버퍼링된 데이터 중 동일한 출력포트의 데이터를 멀티플랙싱하는 멀티플랙싱 단계;를 포함하는 것을 특징으로 하는 메쉬(Mesh) 타입 온 칩 네트워크(On Chip Network)의 스위칭 방법
7 7
제 6 항에 있어서, 상기 정보 추출단계와 상기 버퍼 분배단계의 사이에 상기 블록킹 여부 및 블록킹 정도의 정보를 상기 입력 데이터를 생성하는 메인 프로세서로 전송하는 단계;를 더 포함하는 것을 특징으로 하는 메쉬(Mesh) 타입 온 칩 네트워크(On Chip Network)의 스위칭 방법
8 8
제 7 항에 있어서, 상기 메인 프로세서로부터 상기 입력 데이터의 전송이 없을 때까지 상기 버퍼 분배과정을 반복하는 단계;를 더 포함하는 것을 특징으로 하는 메쉬(Mesh) 타입 온 칩 네트워크(On Chip Network)의 스위칭 방법
9 9
삭제
10 10
삭제
지정국 정보가 없습니다
패밀리정보가 없습니다
순번, 연구부처, 주관기관, 연구사업, 연구과제의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 국가R&D 연구정보 정보 표입니다.
순번 연구부처 주관기관 연구사업 연구과제
1 정보통신부 한국전자통신연구원 IT원천기술개발 온칩 네트워크 기반 SoC Platform 개발