맞춤기술찾기

이전대상기술

재구성 SoC 시스템 및 이의 구현 방법

  • 기술번호 : KST2015083551
  • 담당센터 : 대전기술혁신센터
  • 전화번호 : 042-610-2279
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 본 발명은 다양한 IP(Intellectual Property)를 활용할 수 있도록 제작된 재구성(Reconfigurable) SoC에 관한 것으로서, 구체적으로는 재구성 SoC에서 IP를 자동 감지할 수 있도록 하기 위한 장치 및 방법에 관한 것이다. 본 발명에 따른 재구성 SoC 시스템은, 복수의 IP를 저장하는 플래시 메모리와, 시스템 소프트웨어로부터 호출된 IP의 고유 코드를 감지하기 위한 고유코드 감지부와, 프로세서를 구비하고 상기 플래시 메모리로부터 상기 감지된 고유 코드에 대응하는 IP를 판독 및 저장하여 SoC를 구성하는 재구성 SoC부를 포함한다. 재구성 SoC, IP(Intellectual Property)
Int. CL G06F 15/78 (2006.01)
CPC G06F 15/7821(2013.01)
출원번호/일자 1020070132760 (2007.12.17)
출원인 한국전자통신연구원
등록번호/일자
공개번호/일자 10-2009-0065274 (2009.06.22) 문서열기
공고번호/일자
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 거절
심사진행상태 수리
심판사항
구분 신규
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (2007.12.17)
심사청구항수 4

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 한국전자통신연구원 대한민국 대전광역시 유성구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 여순일 대한민국 대전 유성구
2 이대우 대한민국 대전 유성구
3 천익재 대한민국 대전 중구
4 여준기 대한민국 대전 서구
5 석정희 대한민국 대전 유성구
6 허세완 대한민국 부산 연제구
7 양일석 대한민국 대전 유성구
8 노태문 대한민국 대전 유성구
9 김종대 대한민국 대전 유성구

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 신영무 대한민국 서울특별시 강남구 영동대로 ***(대치동) KT&G타워 *층(에스앤엘파트너스)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
최종권리자 정보가 없습니다
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 [특허출원]특허출원서
[Patent Application] Patent Application
2007.12.17 수리 (Accepted) 1-1-2007-0907647-37
2 선행기술조사의뢰서
Request for Prior Art Search
2008.08.07 수리 (Accepted) 9-1-9999-9999999-89
3 선행기술조사보고서
Report of Prior Art Search
2008.09.11 수리 (Accepted) 9-1-2008-0056197-53
4 출원인정보변경(경정)신고서
Notification of change of applicant's information
2009.08.04 수리 (Accepted) 4-1-2009-5150899-36
5 의견제출통지서
Notification of reason for refusal
2010.02.24 발송처리완료 (Completion of Transmission) 9-5-2010-0081090-05
6 [거절이유 등 통지에 따른 의견]의견(답변, 소명)서
[Opinion according to the Notification of Reasons for Refusal] Written Opinion(Written Reply, Written Substantiation)
2010.04.26 수리 (Accepted) 1-1-2010-0266747-85
7 [명세서등 보정]보정서
[Amendment to Description, etc.] Amendment
2010.04.26 보정승인간주 (Regarded as an acceptance of amendment) 1-1-2010-0266783-18
8 거절결정서
Decision to Refuse a Patent
2010.08.30 발송처리완료 (Completion of Transmission) 9-5-2010-0378259-01
9 출원인정보변경(경정)신고서
Notification of change of applicant's information
2015.02.02 수리 (Accepted) 4-1-2015-0006137-44
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1
복수의 IP를 저장하는 플래시 메모리와, 시스템 소프트웨어로부터 호출된 IP의 고유 코드를 감지하기 위한 고유코드 감지부와, 프로세서를 구비하고, 상기 플래시 메모리로부터 상기 감지된 고유 코드에 대응하는 IP를 판독 및 저장하여 SoC를 구성하는 재구성 SoC부 를 포함하는 재구성 SoC 시스템
2 2
제1항에 있어서, 상기 플래시 메모리는 상기 재구성 SoC부의 외부에 배치되는 재구성 SoC 시스템
3 3
제1항에 있어서, 상기 플래시 메모리에 저장된 상기 복수의 IP 각각의 헤더에 상기 IP에 부여된 고유 코드가 저장되는 재구성 SoC 시스템
4 4
제1항에 있어서, 상기 고유코드 감지부는 상기 플래시 메모리에 저장된 상기 복수의 IP 각각에 대한 고유 코드 정보를 포함하는 재구성 SoC 시스템
5 5
복수의 IP 각각에 대해 고유 코드를 부여하고 상기 부여된 고유 코드와 함께 상기 복수의 IP를 플래시 메모리에 저장하는 단계와, 시스템 소프트웨어에 의해 특정 IP가 호출되면 상기 IP에 대한 고유 코드를 감지하는 단계와, 상기 감지된 고유 코드에 대응하는 IP를 상기 플래시 메모리로부터 판독하여 SoC 칩내에 저장함으로써 SoC를 재구성하는 단계 를 포함하는 Soc 재구성 방법
6 6
제5항에 있어서, 상기 플래시 메모리는 상기 SoC 칩 외부에 배치되는 Soc 재구성 방법
지정국 정보가 없습니다
패밀리정보가 없습니다
순번, 연구부처, 주관기관, 연구사업, 연구과제의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 국가R&D 연구정보 정보 표입니다.
순번 연구부처 주관기관 연구사업 연구과제
1 정보통신부 및 정보통신연구진흥원 한국전자통신연구원 IT원천기술개발 유비쿼터스 단말용 부품 모듈