맞춤기술찾기

이전대상기술

패킷 블록킹 회피를 위한 온 칩 네트워크 및 전송 방법

  • 기술번호 : KST2015083736
  • 담당센터 : 대전기술혁신센터
  • 전화번호 : 042-610-2279
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 본 발명은 패킷 블록킹 회피를 위한 온 칩 네트워크 및 전송 방법에 관한 것으로, 온칩 네트워크(On Chip Network)의 내부를 구성하는 스위치에서 입력 패킷간의 동일한 출력 포트를 요구하는 경우에 발생하는 블록킹을 회피하기 위한 온 칩 네트워크 구조 및 전송 방법에 관한 것이다. 본 발명에서는 온칩 네트워크 내부의 전송 효율 저하시키는 블록킹 문제를 최소화하기 위해 연속적으로 전송되는 패킷 값의 유사성을 이용하여 차분부호화(Differential coding)를 시도하고 그 값으로 패킷 내부의 데이터를 구성한다. 차분 부호화로 만들어진 패킷들이 온칩 네트워크의 스위치에서 동일한 출력 포트를 요구하는 경우에 패킷 내부의 데이터 및 어드레스 필드를 복수로 나누어 복수의 패킷을 하나의 패킷으로 합하는 과정을 거쳐 블록킹 상태의 패킷 없이 패킷들을 전송할 수 있게 된다. 본 발명에 스위치 구조를 이용하여 온칩 네트워크를 구성할 경우 연속적으로 전송되는 패킷간의 유사성이 높은 응용사례인 멀티미디어 하드웨어 반도체 구조에 적용할 경우 블록킹을 최소화하기 위한 입력 버퍼 크기를 증가시키는 것 이외에 전송효율을 높이는 또 다른 방법으로 사용 될 수 있다. 온칩 네트워크(On Chip Network), 패킷(Packet), 스위치(Switch), 차분부호화(Differential Coding)
Int. CL H04L 12/937 (2014.01) H04L 12/775 (2014.01)
CPC H04L 49/508(2013.01) H04L 49/508(2013.01) H04L 49/508(2013.01) H04L 49/508(2013.01)
출원번호/일자 1020070128226 (2007.12.11)
출원인 한국전자통신연구원
등록번호/일자 10-0932916-0000 (2009.12.11)
공개번호/일자 10-2009-0061272 (2009.06.16) 문서열기
공고번호/일자 (20091221) 문서열기
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 등록
심사진행상태 수리
심판사항
구분 신규
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (2007.12.11)
심사청구항수 14

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 한국전자통신연구원 대한민국 대전광역시 유성구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 김주엽 대한민국 대전 서구
2 조한진 대한민국 대전 서구

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 리앤목특허법인 대한민국 서울 강남구 언주로 **길 **, *층, **층, **층, **층(도곡동, 대림아크로텔)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
1 대한민국(산업통상자원부장관) 세종특별자치시 한누리대
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 [특허출원]특허출원서
[Patent Application] Patent Application
2007.12.11 수리 (Accepted) 1-1-2007-0889583-91
2 선행기술조사의뢰서
Request for Prior Art Search
2008.08.07 수리 (Accepted) 9-1-9999-9999999-89
3 선행기술조사보고서
Report of Prior Art Search
2008.09.11 수리 (Accepted) 9-1-2008-0056122-40
4 의견제출통지서
Notification of reason for refusal
2009.05.28 발송처리완료 (Completion of Transmission) 9-5-2009-0228996-89
5 [명세서등 보정]보정서
[Amendment to Description, etc.] Amendment
2009.07.10 보정승인간주 (Regarded as an acceptance of amendment) 1-1-2009-0420820-76
6 [거절이유 등 통지에 따른 의견]의견(답변, 소명)서
[Opinion according to the Notification of Reasons for Refusal] Written Opinion(Written Reply, Written Substantiation)
2009.07.10 수리 (Accepted) 1-1-2009-0420818-84
7 출원인정보변경(경정)신고서
Notification of change of applicant's information
2009.08.04 수리 (Accepted) 4-1-2009-5150899-36
8 등록결정서
Decision to grant
2009.11.18 발송처리완료 (Completion of Transmission) 9-5-2009-0473802-21
9 출원인정보변경(경정)신고서
Notification of change of applicant's information
2015.02.02 수리 (Accepted) 4-1-2015-0006137-44
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1
입력된 IP 데이터를 헤더페이로드영역과 데이터페이로드영역을 포함하는 패킷 데이터로 전환하고, 상기 전환된 패킷 데이터 프레임간의 주소값 또는 IP 데이터 값 차이를 기초로 차분부호화 패킷 데이터를 생성하거나, 입력된 차분부호화(Differential Encoding) 패킷 데이터를 차분복호화(Differential Decoding)하고 상기 차분복호화 패킷 데이터를 IP 데이터로 전환하는 네트워크 인터페이스; 및 동일한 출력 포트 주소를 가진 복수개의 상기 차분부호화 패킷 데이터를 하나의 패킷 데이터로 합성하여 전송하거나 합성된 차분부호화 패킷 데이터를 분할하여 서로 다른 출력 포트로 전송하는 스위치;를 포함하는 것을 특징으로 하는 패킷 블록킹 회피를 위한 온 칩 네트워크
2 2
제 1 항에 있어서, 상기 차분부호화 패킷 데이터를 분할하여 복수개의 플릿 데이터로 만드는 플릿 생성부;를 더 포함하고, 상기 스위치는 동일한 출력 포트 주소를 가진 복수개의 상기 플릿 데이터를 합성하여 전송하거나, 입력된 합성 플릿 데이터를 분할하여 서로 다른 출력 포트로 전송하는 것을 특징으로 하는 패킷 블록킹 회피를 위한 온 칩 네트워크
3 3
제 2 항에 있어서, 상기 차분부호화 플릿 데이터를 합성하여 패킷 데이터로 만드는 패킷 생성부;를 더 포함하는 것을 특징으로 하는 패킷 블록킹 회피를 위한 온 칩 네트워크
4 4
제 1 항에 있어서,상기 네트워크 인터페이스는 입력된 IP 데이터를 헤더페이로드영역과 데이터페이로드영역을 포함하는 패킷 데이터로 전환하는 패킷 생성부; 및 상기 전환된 패킷 데이터 프레임간의 주소값 또는 IP 데이터 값 차이를 기초로 차분부호화 패킷 데이터를 생성하는 차분부호화부;를 포함하는 것을 특징으로 하는 패킷 블록킹 회피를 위한 온 칩 네트워크
5 5
제 1 항에 있어서,상기 네트워크 인터페이스는 입력된 차분부호화(Differential Encoding) 패킷 데이터를 차분복호화(Differential Decoding)하는 차분복호화부; 및 상기 차분복호화 패킷 데이터를 IP 데이터로 전환하는 메시지 생성부;를 포함하는 것을 특징으로 하는 패킷 블록킹 회피를 위한 온 칩 네트워크
6 6
제 1 항에 있어서,상기 스위치는 입력된 복수개의 상기 차분부호화 패킷 데이터를 저장하는 입력버퍼; 상기 차분 부호화 패킷 데이터 헤더페이로드영역에서 출력 포트 주소 정보를 획득하는 아비터; 동일한 출력 포트 주소를 가진 복수개의 상기 차분 부호화 패킷 데이터를 먹싱하여 출력하는 먹스(Mux); 및 상기 먹싱된 패킷 데이터를 하나의 패킷 데이터로 합성하는 패킷 합성부;를 포함하는 것을 특징으로 하는 패킷 블록킹 회피를 위한 온 칩 네트워크
7 7
제 6 항에 있어서, 입력된 합성 플릿 데이터를 분할하여 서로 다른 출력 포트로 전송하는 패킷 분할부;를 더 포함하는 것을 특징으로 하는 패킷 블록킹 회피를 위한 온 칩 네트워크
8 8
제 1 항에 있어서, 상기 차분부호화는 상기 패킷 데이터의 데이터페이로드영역만을 수행하는 것을 특징으로 하는 패킷 블록킹 회피를 위한 온 칩 네트워크
9 9
제 1 항에 있어서, 상기 차분부호화 패킷 데이터의 합성여부는 상기 패킷 데이터의 헤더페이로드영역에 저장된 정보를 기초로 판단하는 것을 특징으로 하는 패킷 블록킹 회피를 위한 온 칩 네트워크
10 10
입력 IP 데이터를 헤더페이로드영역과 데이터페이로드영역을 포함하는 패킷 데이터로 전환하는 패킷 데이터 생성 단계; 상기 전환된 패킷 데이터 프레임간의 주소값 또는 상기 입력 IP 데이터 값 차이를 기초로 차분부호화 패킷 데이터를 생성하는 단계; 및 동일한 출력 포트 주소를 가진 복수개의 상기 차분부호화 패킷 데이터를 하나의 패킷 데이터로 합성하여 전송하거나, 서로 다른 출력 포트 주소를 가진 합성된 차분부호화 패킷 데이터를 분할하여 서로 다른 출력 포트로 전송하는 스위칭 단계; 스위칭된 차분부호화(Differential Encoding) 패킷 데이터를 차분 복호화 (Differential Decoding)하여 차분복호화 패킷 데이터를 생성하는 단계; 및 상기 차분복호화 패킷 데이터를 출력 IP 데이터로 전환하는 단계;를 포함하는 것을 특징으로 하는 패킷 블록킹 회피를 위한 온 칩 네트워크에서의 전송 방법
11 11
제 10 항에 있어서, 상기 스위칭 단계이전에 상기 차분부호화 패킷 데이터의 합성 여부를 판단하는 단계;를 더 포함하는 것을 특징으로 하는 패킷 블록킹 회피를 위한 온 칩 네트워크에서의 전송 방법
12 12
제 10 항에 있어서, 상기 차분부호화 패킷 데이터를 분할하여 복수개의 플릿 데이터로 생성하는 플릿 데이터 생성 단계;를 더 포함하는 것을 특징으로 하는 패킷 블록킹 회피를 위한 온 칩 네트워크에서의 전송 방법
13 13
제 10 항에 있어서, 상기 차분부호화는 상기 데이터페이로드영역만을 수행하는 것을 특징으로 하는 패킷 블록킹 회피를 위한 온 칩 네트워크에서의 전송 방법
14 14
제 10 항에 있어서, 상기 차분부호화 패킷 데이터의 합성여부는 상기 패킷 데이터의 헤더페이로드영역에 저장된 정보를 기초로 판단하는 것을 특징으로 하는 패킷 블록킹 회피를 위한 온 칩 네트워크에서의 전송 방법
지정국 정보가 없습니다
패밀리정보가 없습니다
순번, 연구부처, 주관기관, 연구사업, 연구과제의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 국가R&D 연구정보 정보 표입니다.
순번 연구부처 주관기관 연구사업 연구과제
1 정보통신부 및 정보통신연구진흥원 한국전자통신연구원 IT원천기술개발 온칩 네트워크 기반 SoC Platform 개발