맞춤기술찾기

이전대상기술

상향 케이블 모뎀에서 주파수 옵셋을 보상하는 방법 및 장치

  • 기술번호 : KST2015084616
  • 담당센터 : 대전기술혁신센터
  • 전화번호 : 042-610-2279
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 본 발명은 상향 케이블 모뎀에서 주파수 옵셋을 보상하는 방법 및 장치에 관한 것으로, 구체적으로 상향 케이블 모뎀에서 일정한 패턴이 반복되는 프리앰블과 페이로드를 이용하여 잔류 주파수 옵셋을 보상함으로써, 성상도에서도 페이로드의 심볼이 회전하지 않음을 확인할 수 있다. 케이블 모뎀, 프리앰블, 페이로드, 주파수 옵셋, 보상, 카작 시퀀스
Int. CL H04L 27/16 (2006.01)
CPC H04L 27/16(2013.01) H04L 27/16(2013.01)
출원번호/일자 1020080131040 (2008.12.22)
출원인 한국전자통신연구원
등록번호/일자 10-1054133-0000 (2011.07.28)
공개번호/일자 10-2010-0072594 (2010.07.01) 문서열기
공고번호/일자 (20110803) 문서열기
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 소멸
심사진행상태 수리
심판사항
구분 신규
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (2008.12.22)
심사청구항수 8

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 한국전자통신연구원 대한민국 대전광역시 유성구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 이재호 대한민국 대전시 유성구
2 송윤정 대한민국 대전시 유성구
3 이수인 대한민국 대전시 서구

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 특허법인 무한 대한민국 서울특별시 강남구 언주로 ***, *층(역삼동,화물재단빌딩)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
1 한국전자통신연구원 대한민국 대전광역시 유성구
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 [특허출원]특허출원서
[Patent Application] Patent Application
2008.12.22 수리 (Accepted) 1-1-2008-0878227-39
2 출원인정보변경(경정)신고서
Notification of change of applicant's information
2009.08.04 수리 (Accepted) 4-1-2009-5150899-36
3 선행기술조사의뢰서
Request for Prior Art Search
2011.01.12 수리 (Accepted) 9-1-9999-9999999-89
4 선행기술조사보고서
Report of Prior Art Search
2011.02.21 수리 (Accepted) 9-1-2011-0015310-15
5 의견제출통지서
Notification of reason for refusal
2011.02.24 발송처리완료 (Completion of Transmission) 9-5-2011-0109721-97
6 [거절이유 등 통지에 따른 의견]의견(답변, 소명)서
[Opinion according to the Notification of Reasons for Refusal] Written Opinion(Written Reply, Written Substantiation)
2011.04.25 수리 (Accepted) 1-1-2011-0305347-19
7 [명세서등 보정]보정서
[Amendment to Description, etc.] Amendment
2011.04.25 보정승인간주 (Regarded as an acceptance of amendment) 1-1-2011-0305348-65
8 등록결정서
Decision to grant
2011.07.26 발송처리완료 (Completion of Transmission) 9-5-2011-0412918-14
9 출원인정보변경(경정)신고서
Notification of change of applicant's information
2015.02.02 수리 (Accepted) 4-1-2015-0006137-44
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1
케이블 네트워크를 통하여 복수의 중복 구간들을 포함하는 프리앰블 및 페이로드를 포함하는 제1 입력 신호 및 제2 입력 신호 중에서 적어도 어느 하나를 수신하는 단계 - 상기 복수의 중복 구간들 각각은 동일한 패턴의 카작(CAZAC) 시퀀스를 가짐
2 2
삭제
3 3
제1항에 있어서, 상기 제1 입력 신호의 주파수 옵셋을 보상하는 보상 값을 출력하는 상기 단계는, 상기 제1 입력 신호 이전에 입력되는 상기 제2 입력 신호의 위상을 검출하는 단계; 상기 검출된 상기 제2 입력 신호의 위상을 저대역 필터링하는 단계; 상기 저대역 필터링된 제2 입력 신호로부터 사인(sine) 값 및 코사인(cosine) 값을 생성하는 단계; 상기 생성된 사인(sine) 값 및 코사인(cosine) 값을 공액(conjugate) 연산하여 상기 피드백 데이터를 생성하는 단계; 및 상기 수신되는 제1 입력 신호 및 상기 피드백 데이터를 곱셈 연산하여 상기 보상 값을 출력하는 단계 를 포함하는 것을 특징으로 하는 주파수 옵셋 보상 방법
4 4
케이블 네트워크를 통하여 복수의 중복 구간들을 포함하는 프리앰블 및 페이로드를 포함하는 제1 입력 신호 및 제2 입력 신호 중에서 적어도 어느 하나를 수신하는 신호 수신부 - 상기 복수의 중복 구간들 각각은 동일한 패턴의 카작(CAZAC) 시퀀스를 가짐
5 5
삭제
6 6
제1항에 있어서, 상기 주파수 옵셋 보상부는, 상기 제1 입력 신호 이전에 입력되는 상기 제2 입력 신호의 위상을 검출하는 위상 검출기; 상기 검출된 상기 제2 입력 신호의 위상을 저대역 필터링하는 저대역 필터; 상기 저대역 필터링된 제2 입력 신호로부터 사인(sine) 값 및 코사인(cosine) 값을 생성하는 수치 제어 오실레이터; 상기 생성된 사인(sine) 값 및 코사인(cosine) 값을 공액(conjugate) 연산하여 상기 피드백 데이터를 생성하는 공액 복소수기; 및 상기 수신되는 제1 입력 신호 및 상기 피드백 데이터를 곱셈 연산하여 상기 보상 값을 출력하는 제1 곱셈 연산기 를 포함하는 것을 특징으로 하는 주파수 옵셋 보상 장치
7 7
제6항에 있어서, 상기 위상 검출기는, 상기 제1 입력 신호의 프리앰블과 페이로드를 구분하는 카운터; 상기 구분된 프리앰블의 심벌 및 상기 페이로드의 심벌 중에서 적어도 어느 하나를 출력하도록 선택하는 제1 스위치; 상기 제1 스위치의 선택에 기초하여, 상기 프리앰블의 심벌로부터 상기 카작 시퀀스의 심벌을 저장하는 심벌 저장매체; 및 상기 제1 스위치의 선택에 기초하여, 상기 페이로드의 심벌을 출력하는 QAM 슬라이서 를 포함하는 것을 특징으로 하는 주파수 옵셋 보상 장치
8 8
제7항에 있어서, 상기 위상 검출기는, 상기 출력되는 페이로드의 심벌로부터 실수부분과 허수부분을 각각 절대값 연산하는 절대값 처리기; 상기 프리앰블의 이득 및 상기 페이로드의 이득 중에서 적어도 어느 하나를 저장하는 이득 저장매체; 및 상기 저장된 프리앰블의 이득 및 상기 페이로드의 이득 중에서 적어도 어느 하나를 출력하도록 선택하는 제2 스위치 를 더 포함하는 것을 특징으로 하는 주파수 옵셋 보상 장치
9 9
제8항에 있어서, 상기 위상 검출기는, 이전의 보상 값과 상기 제1 스위치의 출력을 곱셈 연산하는 제2 곱셈 연산기; 및 상기 제2 스위치의 출력 값을 상기 제2 곱셈 연산기의 출력 값과 곱셈 연산하여 상기 저대역 필터로 출력하는 제3 곱셈 연산기 를 더 포함하는 것을 특징으로 하는 주파수 옵셋 보상 장치
10 10
제9항에 있어서, 상기 저대역 필터는, 상기 프리앰블의 이득 및 제3 곱셈 연산기의 출력을 곱셈 연산하는 제4 곱셈 연산기; 상기 페이로드의 이득 및 상기 제3 곱셈 연산기의 출력을 곱셈 연산하는 제5 곱셈 연산기; 상기 제5 곱셈 연산기의 출력 및 상기 제5 곱셈 연산기의 이전 출력을 덧셈 연산하고, 상기 덧셈 연산된 결과를 상기 제4 곱셈 연산기의 출력과 덧셈 연산하는 덧셈 연산기; 상기 덧셈 연산기의 출력을 선정된 오프셋을 곱셈 연산하는 제6 곱셈 연산기; 및 상기 제6 곱셈 연산기의 출력이 0보다 작은지를 판단하여, 0보다 작은 경우에 1을 덧셈 연산하여 상기 수치 제어 오실레이터로 출력하는 비교기 를 포함하는 것을 특징으로 하는 주파수 옵셋 보상 장치
지정국 정보가 없습니다
패밀리정보가 없습니다
순번, 연구부처, 주관기관, 연구사업, 연구과제의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 국가R&D 연구정보 정보 표입니다.
순번 연구부처 주관기관 연구사업 연구과제
1 지식경제부 및 정보통신연구진흥원 한국전자통신연구원 IT성장동력기술개발 HFC 망에서의 IP기반 초고속 멀티미디어 전송기술 개발