1 |
1
차동 신호 입력을 위한 제 1, 2 입력단자와,
상기 제 1 입력단자에 공통으로 연결된 제 1, 3 게이트 버랙터와,
상기 제 2 입력단자에 공통으로 연결되고 상기 제 1, 3 게이트 버랙터와 각각 연결되는 제 2, 4 게이트 버랙터를 포함하되,
차동 모드에서 제어전압의 변화에 대하여 상기 제 1 내지 제 4 게이트 버렉터의 전체 커패시턴스는 일정한 기울기를 가지고, 공통 모드에서 상기 제어전압의 변화에 대하여 상기 제 1 내지 제 4 게이트 버렉터의 전체 커패시턴스는 일정한 값을 가지며,
상기 제 1, 2 게이트 버랙터는 n형 웰 위에 형성된 게이트 버렉터이고, 상기 제 3, 4 게이트 버랙터는 p형 웰 위에 형성된 게이트 버렉터이며, 상기 제1 내지 제4 게이트 버랙터는 공핍 모드 및 축적 모드를 이용하는 MOS 버랙터의 특성과 PN 접합 버랙터 특성을 모두 갖는 것을 특징으로 하는 게이트 버랙터를 이용한 차동 버랙터
|
2 |
2
삭제
|
3 |
3
제 1항에 있어서,
상기 제 1, 2 게이트 버랙터의 드레인 전극은 서로 연결되어 있으며, 상기 제 3, 4 게이트 버랙터의 소스 전극은 서로 연결되어 있는 것을 특징으로 하는 게이트 버랙터를 이용한 차동 버랙터
|
4 |
4
제 1항에 있어서,
상기 제 1, 2 게이트 버랙터의 게이트 전극에는 음의 전원전압이 인가되고, 드레인 전극에는 제 1 저항을 통해 양의 전원전압이 인가되는 것을 특징으로 하는 게이트 버랙터를 이용한 차동 버랙터
|
5 |
5
제 1항에 있어서,
상기 제 3, 4 게이트 버랙터의 게이트 전극에는 양의 전원전압이 인가되고, 소스 전극에는 제 2 저항을 통해 음의 전원전압이 인가되는 것을 특징으로 하는 게이트 버랙터를 이용한 차동 버랙터
|
6 |
6
제 1항에 있어서,
상기 차동 모드에서 상기 제 1 내지 제 4 게이트 버랙터 내의 PN 접합 특성의 커패시턴스 기울기와 MOS 버랙터 특성의 커패시턴스 기울기가 음 또는 양의 같은 방향을 갖도록 바이어스 전압이 설정되는 것을 특징으로 하는 게이트 버랙터를 이용한 차동 버랙터
|
7 |
7
제 1항에 있어서,
상기 제 1, 2 입력단자에 제 1, 2 커패시터가 각각 연결되는 것을 특징으로 하는 게이트 버랙터를 이용한 차동 버랙터
|
8 |
8
차동 신호 입력을 위한 제 1, 2 입력단자와,
소스 전극이 상기 제 1 입력단자에 공통으로 연결된 제 1, 3 게이트 버랙터와,
소스 전극이 상기 제 2 입력단자에 공통으로 연결되고 상기 제 1, 3 게이트 버랙터와 각각 연결되는 제 2, 4 게이트 버랙터를 포함하되,
차동 모드에서 제어전압의 변화에 대하여 상기 제 1 내지 제 4 게이트 버렉터의 전체 커패시턴스는 일정한 기울기를 가지고, 공통 모드에서 상기 제어전압의 변화에 대하여 상기 제 1 내지 제 4 게이트 버렉터의 전체 커패시턴스는 일정한 값을 가지며,
상기 제 1, 2 게이트 버랙터는 n형 웰 위에 형성된 게이트 버렉터이고, 상기 제 3, 4 게이트 버랙터는 p형 웰 위에 형성된 게이트 버렉터이며, 상기 제1 내지 제4 게이트 버랙터는 공핍 모드 및 축적 모드를 이용하는 MOS 버랙터의 특성과 PN 접합 버랙터 특성을 모두 갖는 것을 특징으로 하는 게이트 버랙터를 이용한 차동 버랙터
|
9 |
9
삭제
|
10 |
10
제 8항에 있어서,
상기 제 1, 2 게이트 버랙터의 드레인 전극은 서로 연결되어 있으며, 상기 상기 제 3, 4 게이트 버랙터의 드레인 전극은 서로 연결되어 있는 것을 특징으로 하는 게이트 버랙터를 이용한 차동 버랙터
|
11 |
11
제 8항에 있어서,
상기 제 1, 2 게이트 버랙터의 게이트 전극에는 음의 전원전압이 인가되고, 드레인 전극에는 제 1 저항을 통해 양의 전원전압이 인가되며, 소스 전극에는 제 3, 4 저항을 통해 양의 바이어스 전압이 각각 인가되는 것을 특징으로 하는 게이트 버랙터를 이용한 차동 버랙터
|
12 |
12
제 8항에 있어서,
상기 제 3, 4 게이트 버랙터의 게이트 전극에는 양의 전원전압이 인가되고, 드레인 전극에는 제 2 저항을 통해 음의 바이어스 전압이 인가되며, 소스 전극에는 제 5, 6 저항을 통해 음의 전원전압이 각각 인가되는 것을 특징으로 하는 게이트 버랙터를 이용한 차동 버랙터
|
13 |
13
제 8항에 있어서,
상기 차동 모드에서 상기 제 1 내지 제 4 게이트 버랙터 내의 PN 접합 특성의 커패시턴스 기울기와 MOS 버랙터 특성의 커패시턴스 기울기가 음 또는 양의 같은 방향을 갖도록 바이어스 전압이 설정되는 것을 특징으로 하는 게이트 버랙터를 이용한 차동 버랙터
|
14 |
14
제 8항에 있어서,
상기 제 1 입력단자에 제 1, 3 커패시터가 각각 연결되며, 상기 제 2 입력단자에 제 2, 4 커패시터가 각각 연결된 것을 특징으로 하는 게이트 버랙터를 이용한 차동 버랙터
|