맞춤기술찾기

이전대상기술

낮은 복잡도를 갖는 디지털 정합 필터

  • 기술번호 : KST2015096924
  • 담당센터 : 대전기술혁신센터
  • 전화번호 : 042-610-2279
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 본 발명은 낮은 복잡도를 갖는 디지털 정합 필터에 관한 것이다. 이 디지털 정합 필터는 복수의 곱셈기, 복수의 덧셈기 및 복수의 지연 소자를 포함한다. 복수의 곱셈기는 디지털 정합 필터의 중심점을 기준으로 좌우 대칭성을 가지는 필터 탭 중 중심점을 기준으로 일측에 위치하는 필터 탭과 수신 신호에 대한 곱셈 연산을 수행한다. 복수의 덧셈기는 복수의 곱셈기의 출력 신호와 이전 단까지 가산된 결과를 각각 더하여 다음 단으로 출력한다. 복수의 지연 소자는 복수의 덧셈기로 입력되는 이전 단까지의 가산된 결과를 특정 시간 지연시킨다. 본 발명에 따르면, SQRC 디지털 정합 필터의 탭 계수가 중심점을 기준으로 좌우 대칭성을 가짐을 이용하여, 하드웨어 구현시 요구되는 곱셈기의 개수를 줄임으로써, 하드웨어 복잡도가 감소되고 이로 인한 칩의 면적이 축소된다. 따라서, 무선 통신시스템에서 무선 채널을 통하여 수신된 신호의 신호대잡음비(Signal-to-Noise Ratio:SNR)를 최대화할 수 있다. 정합 필터, Matched Filter, SQRC 필터, 필터 탭, 대칭성, 임펄스 응답
Int. CL H03H 17/00 (2006.01)
CPC H03H 17/02(2013.01) H03H 17/02(2013.01) H03H 17/02(2013.01) H03H 17/02(2013.01)
출원번호/일자 1020030092064 (2003.12.16)
출원인 한국전자통신연구원
등록번호/일자 10-0598603-0000 (2006.07.03)
공개번호/일자 10-2005-0060441 (2005.06.22) 문서열기
공고번호/일자 (20060707) 문서열기
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 소멸
심사진행상태 수리
심판사항
구분
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (2003.12.16)
심사청구항수 7

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 한국전자통신연구원 대한민국 대전광역시 유성구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 김남일 대한민국 대전광역시서구
2 백승권 대한민국 경상북도경주시
3 정찬복 대한민국 충청북도청주시상당구
4 김응배 대한민국 대전광역시유성구

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 유미특허법인 대한민국 서울특별시 강남구 테헤란로 ***, 서림빌딩 **층 (역삼동)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
1 한국전자통신연구원 대한민국 대전 유성구
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 특허출원서
Patent Application
2003.12.16 수리 (Accepted) 1-1-2003-0480426-67
2 선행기술조사의뢰서
Request for Prior Art Search
2005.07.13 수리 (Accepted) 9-1-9999-9999999-89
3 선행기술조사보고서
Report of Prior Art Search
2005.08.17 수리 (Accepted) 9-1-2005-0051716-85
4 의견제출통지서
Notification of reason for refusal
2005.10.28 발송처리완료 (Completion of Transmission) 9-5-2005-0547647-60
5 지정기간연장신청서
Request for Extension of Designated Period
2005.12.28 수리 (Accepted) 1-1-2005-0772463-31
6 지정기간연장신청서
Request for Extension of Designated Period
2006.01.31 수리 (Accepted) 1-1-2006-0071160-49
7 지정기간연장신청서
Request for Extension of Designated Period
2006.02.27 수리 (Accepted) 1-1-2006-0140573-99
8 의견서
Written Opinion
2006.03.28 수리 (Accepted) 1-1-2006-0216888-70
9 명세서등보정서
Amendment to Description, etc.
2006.03.28 보정승인간주 (Regarded as an acceptance of amendment) 1-1-2006-0216889-15
10 등록결정서
Decision to grant
2006.06.27 발송처리완료 (Completion of Transmission) 9-5-2006-0364297-25
11 출원인정보변경(경정)신고서
Notification of change of applicant's information
2009.08.04 수리 (Accepted) 4-1-2009-5150899-36
12 출원인정보변경(경정)신고서
Notification of change of applicant's information
2015.02.02 수리 (Accepted) 4-1-2015-0006137-44
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1
무선 채널로부터 수신되는 신호를 여파하여 정합을 수행하며, 중심이 되는 필터의 탭과, 상기 중심이 되는 필터 탭을 기준으로 좌우 대칭성을 가지며 중복되는 필터 탭들을 구비한 디지털 정합 필터에 있어서,상기 중심이 되는 필터 탭을 기준으로 일측에 위치하는 필터 탭들과 상기 중심이 되는 필터 탭을 각각 수신 신호에 곱하여 출력하는 복수의 곱셈기;상기 복수의 곱셈기 각각의 출력 신호와 이전 단까지 가산된 결과를 각각 더하여 다음 단으로 출력하는 복수의 덧셈기; 및각각의 상기 복수의 덧셈기의 입력단에 출력단이 연결되며, 상기 복수의 곱셈기로 입력되는 이전 단까지의 가산된 결과를 특정 시간 지연시키는 복수의 지연 소자를 포함하는 디지털 정합 필터
2 2
제1항에 있어서, 상기 필터의 탭 개수가 n이 자연수일 때 2*n+1 개이고, 상기 2*n+1 개의 필터 탭 중 상기 중심이 되는 필터 탭을 제외한 2*n 개의 필터 탭이 상기 중심이 되는 필터 탭을 기준으로 좌우 대칭성을 가지고 중복되는 경우, 상기 곱셈기의 개수는 n+1 개이고, 상기 덧셈기 및 지연 소자의 개수는 각각 2*n 개인 것을 특징으로 하는 디지털 정합 필터
3 3
제2항에 있어서, 상기 2*n 개의 덧셈기 중 n 개의 덧셈기로는 상기 n+1 개의 곱셈기 중 n개의 곱셈기의 출력이 입력되고, 상기 2*n 개의 덧셈기 중 상기 n 개의 덧셈기를 제외한 나머지 n 개의 덧셈기로는 상기 n+1 개의 곱셈기 중 상기 중심이 되는 필터 탭을 곱하는 곱셈기의 출력을 제외한 나머지 n 개의 곱셈기 출력이 상기 필터 탭에 대해 대칭이 되도록 입력되는 것을 특징으로 하는 디지털 정합 필터
4 4
무선 채널로부터 수신되는 신호를 여파하여 정합을 수행하며, 중심점을 기준으로 좌우 대칭성을 가지며 중복되는 필터 탭들을 구비한 디지털 정합 필터에 있어서,상기 중심점을 기준으로 일측에 위치하는 필터 탭들을 각각 수신 신호에 곱하여 출력하는 복수의 곱셈기;상기 복수의 곱셈기 각각의 출력 신호와 이전 단까지 가산된 결과를 각각 더하여 다음 단으로 출력하는 복수의 덧셈기; 및각각의 상기 복수의 덧셈기의 입력단에 출력단이 연결되며, 상기 복수의 곱셈기로 입력되는 이전 단까지의 가산된 결과를 특정 시간 지연시키는 복수의 지연 소자를 포함하는 디지털 정합 필터
5 5
제4항에 있어서, 상기 필터의 탭 개수가 n이 자연수일 때 2*n 개이고, 상기 2*n 개의 필터 탭이 상기 중심점을 기준으로 좌우 대칭성을 가지고 중복되는 경우, 상기 곱셈기의 개수는 n 개이고, 상기 덧셈기 및 지연 소자의 개수는 각각 2*n-1 개인 것을 특징으로 하는 디지털 정합 필터
6 6
제5항에 있어서, 상기 2*n-1 개의 덧셈기 중 n-1 개의 덧셈기로는 상기 n 개의 곱셈기 중 n-1개의 곱셈기의 출력이 입력되고, 상기 2*n-1 개의 덧셈기 중 상기 n-1 개의 덧셈기를 제외한 나머지 n 개의 덧셈기로는 상기 n 개의 곱셈기의 출력이 상기 필터 탭에 대해 대칭이 되도록 입력되는 것을 특징으로 하는 디지털 정합 필터
7 7
제1항 내지 제6항 중 어느 한 항에 있어서, 상기 디지털 정합 필터가 SQRC(Squared Root Raised Cosine) 디지털 정합 필터인 것을 특징으로 하는 디지털 정합 필터
8 7
제1항 내지 제6항 중 어느 한 항에 있어서, 상기 디지털 정합 필터가 SQRC(Squared Root Raised Cosine) 디지털 정합 필터인 것을 특징으로 하는 디지털 정합 필터
지정국 정보가 없습니다
패밀리정보가 없습니다
국가 R&D 정보가 없습니다.