1 |
1
시스템 제어기(5)의 wordport*, dwordport*, r/w*[7 : 0] 신호들을 이용하여 4바이트 포트나 또는 2바이트 포트의 통신제어기 엑세스시 포트싸이즈 보다 더 큰 데이타 전송 혹은 포즈싸이즈의 폭에 정렬되지 않은 데이타 전송일 경우 한번의 전송과 두번의 전송일 필요한지를 표시하는 firsttr*과 scndtr* 신호를 발생하기 위한 신호변환기(8)와, 상기 신호변환기(8)에서 발생한 신호와 dtack*, berr*, vmbreq*, vmbgr* 신호들을 이용하여 전송시점을 제어하기 위한 신호를 발생하는 상태제어기(9)의 전송시점 제어 출력 Tout[3 : 0]와 vmiack*, be*[7 : 0], r/w 신호를 이용하여 전송완료신호(1dtack*)와 에러신호(1berr*)를 발생하고, 버퍼를 소정지점에 소정의 방향으로 선택적으로 구동하기 위한 디코더(10)와, 시스템 제어기(5)와 VME64 버스(6)에 위치한 통신제어기 사이의 데이타 전송을 위한 양방향 버퍼들(11, 12, 13, 14, 15, 16)들로 구성된 데이타 전송로를 포함하는 하드웨어를 이용한 데이타 다중전송 싸이클의 구현장치
|