맞춤기술찾기

이전대상기술

디지털 통신용 채널 부호기

  • 기술번호 : KST2015098165
  • 담당센터 : 대전기술혁신센터
  • 전화번호 : 042-610-2279
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 본 발명은 데이터가 입력되고 프레임의 품질 지시자(Frame Quality Indicator : CRC) 를 생성하여 길쌈 부호화 (Convolutional Encoding) 및 인터리빙(interleaving)을 수행하는 채널 부호기의 구현에 관한 것이다. 입력 데이타를 입력 데이터 버퍼링용 RAM에 저장하고 이를 읽어 CRC를 생성하고 길쌈 부호화를 수행한 다음, 인터리빙 RAM을 사용한 인터리빙을 수행하는 기존의 설계 방식과는 달리, 메모리 사용량이 큰 인터리버 RAM을 사용하지 않고 프레임 입력 데이터 버퍼링용 RAM 2개를 교대로 사용하여 길쌈 부호화 및 인터리빙을 한번에 처리하기 위해 프레임 입력 데이터 레지스터로 부터 병렬 CRC 생성기를 사용하여 CRC를 계산하고 입력 데이터 버퍼링용 RAM에 데이터와 함께 계산된 CRC 출력을 저장하는 채널 부호기 설계 방법에 관한 것이다. 따라서 본 발명의 설계 방법은 프레임 입력 데이터 패킷 교환 시 프로토콜의 간편성 및 마진 확보, 채널 부호기의 하드웨어 사용량을 감소 시킬 수 있으므로 디지털 변조기 설계에 유용한 구조를 제공한다.
Int. CL H03M 13/00 (2006.01)
CPC H03M 13/2732(2013.01) H03M 13/2732(2013.01)
출원번호/일자 1019990028261 (1999.07.13)
출원인 브이케이 주식회사, 한국전자통신연구원
등록번호/일자 10-0582560-0000 (2006.05.16)
공개번호/일자 10-2001-0009726 (2001.02.05) 문서열기
공고번호/일자 (20060523) 문서열기
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 소멸
심사진행상태 수리
심판사항 심판사항
구분
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (2003.09.24)
심사청구항수 12

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 한국전자통신연구원 대한민국 대전광역시 유성구
2 브이케이 주식회사 대한민국 경기도 평택시

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 임인기 대한민국 대전광역시 유성구
2 김경수 대한민국 대전광역시서구
3 조한진 대한민국 대전광역시 서구

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 리앤목특허법인 대한민국 서울 강남구 언주로 **길 **, *층, **층, **층, **층(도곡동, 대림아크로텔)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
1 한국전자통신연구원 대한민국 대전광역시 유성구
2 엠텍비젼 주식회사 경기도 성남시 수정구
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 특허출원서
Patent Application
1999.07.13 수리 (Accepted) 1-1-1999-0078728-24
2 출원인정보변경(경정)신고서
Notification of change of applicant's information
2001.04.19 수리 (Accepted) 4-1-2001-0046046-20
3 출원인정보변경(경정)신고서
Notification of change of applicant's information
2002.08.08 수리 (Accepted) 4-1-2002-0065009-76
4 대리인변경신고서
Agent change Notification
2003.07.29 수리 (Accepted) 1-1-2003-5145683-09
5 출원인변경신고서
Applicant change Notification
2003.08.19 수리 (Accepted) 1-1-2003-5158960-45
6 대리인 해임 신고서
Report on Dismissal of Agent
2003.09.23 수리 (Accepted) 1-1-2003-0351831-53
7 출원심사청구서
Request for Examination
2003.09.24 수리 (Accepted) 1-1-2003-0353595-18
8 명세서 등 보정서
Amendment to Description, etc.
2003.09.24 보정승인 (Acceptance of amendment) 1-1-2003-0353592-82
9 의견제출통지서
Notification of reason for refusal
2005.04.29 발송처리완료 (Completion of Transmission) 9-5-2005-0196449-93
10 의견서
Written Opinion
2005.06.28 수리 (Accepted) 1-1-2005-0346055-91
11 명세서등보정서
Amendment to Description, etc.
2005.06.28 보정승인 (Acceptance of amendment) 1-1-2005-0346056-36
12 의견제출통지서
Notification of reason for refusal
2005.09.12 발송처리완료 (Completion of Transmission) 9-5-2005-0449016-05
13 명세서등보정서
Amendment to Description, etc.
2005.11.12 보정승인 (Acceptance of amendment) 1-1-2005-0651422-10
14 의견서
Written Opinion
2005.11.12 수리 (Accepted) 1-1-2005-0651421-75
15 거절결정서
Decision to Refuse a Patent
2006.02.03 발송처리완료 (Completion of Transmission) 9-5-2006-0070484-05
16 명세서 등 보정서(심사전치)
Amendment to Description, etc(Reexamination)
2006.03.29 보정승인 (Acceptance of amendment) 7-1-2006-0009617-10
17 등록결정서
Decision to grant
2006.04.24 발송처리완료 (Completion of Transmission) 9-5-2006-0229645-33
18 출원인정보변경(경정)신고서
Notification of change of applicant's information
2009.08.04 수리 (Accepted) 4-1-2009-5150899-36
19 출원인정보변경(경정)신고서
Notification of change of applicant's information
2015.02.02 수리 (Accepted) 4-1-2015-0006137-44
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1
삭제
2 2
외부로부터 제1프레임을 수신하는 프레임 수신부;제1 레지스터 및 제2 레지스터를 포함하고, 상기 제1 프레임을 8비트 단위로 입력받아 상기 제1 레지스터에 저장한 후 상기 제1 레지스터 및 상기 제2 레지스터의 각각에 저장된 비트값을 병렬로 소정 수식에 따라 XOR 연산하고, 상기 XOR 연산 결과값을 상기 제2 레지스터에 저장하는 과정을 반복하여 상기 제1 프레임에 대한 CRC 값을 생성하는 CRC 생성부;상기 제1프레임 및 상기 생성된 CRC 값이 저장되는 제1저장부;상기 제1저장부에 저장된 상기 제1프레임 및 상기 CRC 값을 소정의 비트 개수 단위로 독출하여 쉬프트 레지스터에 저장하고, 상기 쉬프트 레지스터의 비트들을 다중화하여 길쌈 부호화의 구속길이(constraint length)에 해당하는 개수의 비트들을 선택하는 다중화부; 및상기 선택된 비트들를 기초로 소정의 부호화율에 따른 길쌈 부호화를 수행하는 부호화부;상기 다중화부에 의한 상기 독출과정 수행 중에 상기 프레임수신부를 통해 수신된 제2프레임 및 상기 CRC 생성부에 의해 생성된 상기 제2프레임에 대한 CRC 값을 저장하는 제2저장부; 및상기 제1프레임에 대한 부호화가 완료되면 상기 제2저장부에 저장된 상기 제2프레임 및 상기 제2프레임의 CRC 값을 선택하여 상기 다중화부로 출력하는 메모리선택부;를 더 포함하는 것을 특징으로 하는 채널부호화장치
3 3
제 2항에 있어서,상기 부호화부의 출력을 다중화하는 출력다중화부;를 더 포함하는 것을 특징으로 하는 채널부호화장치
4 4
제 2항에 있어서,상기 CRC 생성부는 상기 제1프레임을 소정의 비트길이로 독출하고 독출된 각 비트에 대하여 소정의 논리연산을 병렬로 수행하여 CRC 값을 생성하는 것을 특징으로 하는 채널부호화장치
5 5
제 2항에 있어서,상기 다중화부는 상기 제1저장부에 저장된 상기 제1프레임 및 상기 CRC 값을 저장된 역순으로 독출하여 상기 쉬프트레지스터부에 저장하는 것을 특징으로 하는 채널부호화장치
6 6
제 2항에 있어서,상기 다중화부는,8비트로 이루어진 두개의 쉬프트 레지스터를 포함하고,상기 제1저장부로부터 상기 제1프레임 및 상기 CRC 값을 순차적으로 독출하여 상기 두개의 쉬프트 레지스터에 저장하는 것을 특징으로 하는 채널부호화장치
7 7
제 2항에 있어서,상기 다중화부는 쉬프트 레지스터의 최상위비트부터 소정의 비트수로 구성된 제1그룹 및 최하위비트부터 소정의 비트수로 구성된 제2그룹으로 나누고, 상기 제1그룹에 속한 각 비트와 상기 제2그룹에 속한 각 비트사이에 1:1 대응되는 각 비트들을 다중화하는 과정을 소정 횟수 반복하는 것을 특징으로 하는 채널부호화장치
8 8
제 7항에 있어서, 상기 다중화부는, 상기 쉬프트 레지스터의 비트들을 최상위비트부터 12개의 비트로 구성된 제1그룹 및 최하위비트부터 12개의 비트로 구성된 제2그룹으로 나누고, 상기 제1그룹에 속한 각 비트와 상기 제2그룹에 속한 각 비트사이에 1:1 대응되는 각 비트들을 다중화하여 출력하는 제1다중화부; 상기 제1다중화부에 의해 선택된 비트들을 최상위비트부터 10개의 비트로 구성된 제3그룹 및 최하위비트부터 10개의 비트로 구성된 제4그룹으로 나누고, 상기 제3그룹에 속한 각 비트와 상기 제4그룹에 속한 각 비트사이에 1:1 대응되는 각 비트들을 다중화하여 출력하는 제2다중화부; 상기 제2다중화부에 의해 선택된 비트들을 최상위비트부터 9개의 비트로 구성된 제5그룹 및 최하위비트부터 9개의 비트로 구성된 제6그룹으로 나누고, 상기 제5그룹에 속한 각 비트와 상기 제6그룹에 속한 각 비트사이에 1:1 대응되는 각 비트들을 다중화하여 출력하는 제3다중화부;를 포함하는 것을 특징으로 하는 채널부호화장치
9 9
삭제
10 10
(a) 외부로부터 제1프레임을 수신하는 단계;(b) 제1 레지스터 및 제2 레지스터를 포함하고, 상기 제1 프레임을 8비트 단위로 입력받아 상기 제1 레지스터에 저장한 후 상기 제1 레지스터 및 상기 제2 레지스터의 각각에 저장된 비트값을 병렬로 소정 수식에 따라 XOR 연산하고, 상기 XOR 연산 결과값을 상기 제2 레지스터에 저장하는 과정을 반복하여 상기 제1 프레임에 대한 CRC 값을 생성하는 단계;(c) 상기 제1프레임 및 상기 생성된 CRC 값을 제1저장부에 순차적으로 저장하는 단계;(d) 상기 저장된 제1프레임 및 CRC 값을 소정의 개수의 비트단위로 독출하여 쉬프트 레지스터에 저장하는 단계;(e) 상기 쉬프트 레지스터의 비트들을 다중화하여 길쌈 부호화의 구속길이(constraint length)에 해당하는 개수 만큼의 비트들을 선택하는 단계; 및(f) 상기 선택된 비트들을 기초로 소정의 부호화율에 따른 길쌈 부호화를 수행하는 단계;를 포함하고, 상기 (c) 단계는,(c1) 외부로부터 제2프레임을 수신하는 단계;(c2) 상기 수신된 제2프레임에 대한 CRC 값을 생성하는 단계; 및(c3) 상기 제2프레임 및 상기 CRC 값을 제2저장부에 저장하는 단계;를 포함하는 것을 특징으로 하는 채널부호화방법
11 11
제 10항에 있어서,(g) 상기 부호화 수행 후 부호화율에 따른 하나이상의 출력을 다중화하여 출력하는 단계;를 더 포함하는 것을 특징으로 하는 채널부호화방법
12 12
제 10항에 있어서,상기 (b) 단계는 상기 제1프레임을 소정의 비트길이로 독출하고 독출된 각 비트에 대하여 소정의 논리연산을 병렬로 수행하여 CRC 값을 생성하는 단계를 포함하는 것을 특징으로 하는 채널부호화방법
13 13
제 10항에 있어서,상기 (d) 단계는 상기 제1저장부에 저장된 상기 제1프레임 및 상기 CRC 값을 저장된 역순으로 독출하여 상기 쉬프트 레지스터에 저장하는 단계를 포함하는 것을 특징으로 하는 채널부호화방법
14 14
제 10항에 있어서,상기 쉬프트 레지스터는 두개의 8비트 쉬프트 레지스터로 구성되고,상기 (e) 단계는 (e1) 상기 쉬프트 레지스터의 비트들을 최상위비트부터 12개의 비트로 구성된 제1그룹 및 최하위비트부터 12개의 비트로 구성된 제2그룹으로 나누고, 상기 제1그룹에 속한 각 비트와 상기 제2그룹에 속한 각 비트사이에 1:1 대응되는 각 비트들을 다중화하여 출력하는 단계;(e2) 상기 제1다중화부에 의해 선택된 비트들을 최상위비트부터 10개의 비트로 구성된 제3그룹 및 최하위비트부터 10개의 비트로 구성된 제4그룹으로 나누고, 상기 제3그룹에 속한 각 비트와 상기 제4그룹에 속한 각 비트사이에 1:1 대응되는 각 비트들을 다중화하여 출력하는 단계;(e3) 상기 제2다중화부에 의해 선택된 비트들을 최상위비트부터 9개의 비트로 구성된 제5그룹 및 최하위비트부터 9개의 비트로 구성된 제6그룹으로 나누고, 상기 제5그룹에 속한 각 비트와 상기 제6그룹에 속한 각 비트사이에 1:1 대응되는 각 비트들을 다중화하여 출력하는 단계;를 포함하는 것을 특징으로 하는 채널부호화방법
지정국 정보가 없습니다
패밀리정보가 없습니다
국가 R&D 정보가 없습니다.