1 |
1
프레임을 송신할 송신노드의 주소와 상기 프레임을 수신할 수신노드의 주소 중 적어도 하나를 쉬프트 레지스터에 입력하는 쉬프트레지스터입력부;
상기 쉬프트 레지스터에서 클럭마다 쉬프트되어 출력된 출력값을 기초로 상기 프레임의 프리앰블의 부반송파수 크기의 주소 시퀀스를 생성하는 주소 시퀀스생성부; 및
상기 생성된 주소 시퀀스를 역고속푸리에변환(IFFT)하여 상기 프리앰블의 시간영역 신호로 변환하는 프리앰블변환부를 포함하는 것을 특징으로 하는 프리앰블 생성장치
|
2 |
2
제1항에 있어서,
상기 쉬프트레지스터입력부는 상기 송신노드의 주소 및 상기 수신노드의 주소를 입력하고,
상기 프레임블변환부는 상기 송신노드의 주소를 기초로 생성된 주소 시퀀스와 상기 수신노드의 주소를 기초로 생성된 주소 시퀀스를 더하여 모듈러(modulo)-2 연산한 결과값을 역고속푸리에변환(IFFT)하는 것을 특징으로 하는 프리앰블 생성장치
|
3 |
3
제1항에 있어서,
상기 프리앰블변환부는 상기 주소 시퀀스와 상기 프리앰블의 PAPR을 낮추기 위해 임의로 선정된 복수 개의 후보시퀀스들 각각을 더하여 모듈러(modulo)-2 연산한 결과값들 중 PAPR이 최소인 결과값을 역고속푸리에변환(IFFT)하는 것을 특징으로 하는 프리앰블 생성장치
|
4 |
4
제1항에 있어서,
상기 쉬프트레지스터입력부는 상기 프레임을 수신할 복수의 수신노드들의 주소들을 쉬프트 레지스터에 각각 입력하고,
상기 프리앰블변환부는 상기 복수의 수신노드들의 주소들을 기초로 생성된 상기 주소 시퀀스들을 모두 더하여 모듈러(modulo)-2 연산한 결과값을 역고속푸리에변환(IFFT)하는 것을 특징으로 하는 프리앰블 생성장치
|
5 |
5
프레임을 송신할 송신노드의 주소와 상기 프레임을 수신할 수신노드의 주소 중 적어도 하나를 기초로 생성된 입력값을 쉬프트 레지스터에 입력하는 쉬프트레지스터입력단계;
상기 쉬프트 레지스터에서 클럭마다 쉬프트되어 출력된 출력값을 기초로 상기 프레임의 프리앰블의 부반송파수 크기의 주소 시퀀스를 생성하는 단계; 및
상기 생성된 주소시퀀스를 역고속푸리에변환(IFFT)하여 상기 프리앰블의 시간영역 신호로 변환하는 프리앰블변환단계를 포함하는 것을 특징으로 하는 프리앰블 생성방법
|
6 |
6
제5항에 있어서,
상기 쉬프트레지스터입력단계는
상기 쉬프트레지스터입력부는 상기 송신노드의 주소 및 상기 수신노드의 주소를 입력하는 단계를 포함하고,
상기 프레임블변환부는 상기 송신노드의 주소를 기초로 생성된 주소 시퀀스와 상기 수신노드의 주소를 기초로 생성된 주소 시퀀스를 더하여 모듈러(modulo)-2 연산한 결과값을 역고속푸리에변환(IFFT)하는 단계를 포함하는 것을 특징으로 하는 프리앰블 생성방법
|
7 |
7
제5항에 있어서,
상기 쉬프트레지스터입력단계는 상기 프레임을 수신할 복수의 수신노드들의 주소들의 이진비트열들을 쉬프트 레지스터에 각각 입력하는 단계를 포함하고,
상기 프리앰블변환단계는 상기 주소 시퀀스와 상기 프리앰블의 PAPR을 낮추기 위해 임의로 선정된 복수 개의 후보시퀀스들 각각을 더하여 모듈러(modulo)-2 연산한 결과값들 중 PAPR이 최소인 결과값을 역고속푸리에변환(IFFT)하는 단계를 포함하는 것을 특징으로 하는 프리앰블 생성방법
|
8 |
8
제5항에 있어서,
상기 쉬프트레지스터입력단계는 상기 프레임을 수신할 복수의 수신노드들의 주소들의 이진비트열들을 쉬프트 레지스터에 각각 입력하는 단계를 포함하고,
상기 프리앰블변환단계는 상기 복수의 수신노드들의 주소들을 기초로 생성된 상기 주소 시퀀스들을 모두 더하여 모듈러(modulo)-2 연산한 결과값을 역고속푸리에변환(IFFT)하는 단계를 포함하는 것을 특징으로 하는 프리앰블 생성방법
|
9 |
9
프레임을 송신한 송신노드의 주소와 상기 프레임을 수신할 수신노드의 주소 중 적어도 하나 이상을 기초로 생성된 기준시퀀스를 저장하는 기준시퀀스저장부;
상기 프레임의 프리앰블을 수신하는 프리앰블수신부; 및
상기 프리앰블에 포함된 상기 프리앰블의 부반송파수 크기의 주소 시퀀스와 상기 저장된 기준시퀀스 간의 상관도가 기설정된 임계값 이상인 경우에 상기 주소 시퀀스를 기초로 상기 송신노드의 주소와 상기 수신노드의 주소 중 적어도 하나 이상을 추출하는 주소추출부를 포함하는 것을 특징으로 하는 프리앰블 수신장치
|
10 |
10
프레임을 송신한 송신노드의 주소와 상기 프레임을 수신할 수신노드의 주소 중 적어도 하나 이상을 기초로 생성된 기준시퀀스를 저장하는 단계;
상기 프레임의 프리앰블을 수신하는 단계; 및
상기 프리앰블에 포함된 상기 프리앰블의 부반송파수 크기의 주소 시퀀스와 상기 저장된 기준시퀀스 간의 상관도가 기설정된 임계값 이상인 경우에 상기 주소 시퀀스를 기초로 상기 송신노드의 주소와 상기 수신노드의 주소 중 적어도 하나 이상을 추출하는 단계를 포함하는 것을 특징으로 하는 프리앰블 수신방법
|