1 |
1
LDPC(Low-Density Parity Check) 부호를 이용하는 비균등 오류 정정 방법에 있어서,전송될 데이터에 포함되는 복수 개의 비트 각각을, 최상위 비트(MSB) 또는 최하위 비트(LSB)로 할당하는 단계;상기 LDPC 부호를 이용하여, 상기 최상위 비트를 포함하는 제1메시지 및 상기 최하위 비트를 포함하는 제2메시지를 각각 부호화하는 단계;상기 부호화된 제1메시지 및 제2메시지에 서로 다른 송신 전력을 할당하는 단계; 및상기 부호화된 제1메시지 및 제2메시지를 상기 할당된 전력으로 전송하는 단계를 포함하는 것을 특징으로 하는 비균등 오류 정정 방법
|
2 |
2
제1항에 있어서,상기 최상위 비트 및 최하위 비트로 할당되는 비트의 비율을 결정하는 단계를 더 포함하고,상기 송신 전력을 할당하는 단계는, 상기 결정된 비율에 따라, 상기 제1메시지 및 제2메시지에 제1 송신 전력 및 제2 송신 전력을 각각 할당하는 것을 특징으로 하는 비균등 오류 정정 방법
|
3 |
3
제2항에 있어서,상기 송신 전력을 할당하는 단계는, 상기 제2메시지에 할당할 전력 중 소정의 양을 상기 제1메시지에 더 할당하는 것을 특징으로 하는 비균등 오류 정정 방법
|
4 |
4
제2항에 있어서,상기 제1 송신 전력 및 제2 송신 전력에 의한 전체 소비 에너지는 일정하게 유지되는 것을 특징으로 하는 비균등 오류 정정 방법
|
5 |
5
제1항에 있어서,상기 복수 개의 비트 각각을 할당하는 단계는, 상기 복수 개의 비트 각각의 속성에 따라, 상기 최상위 비트 또는 최하위 비트로 할당하는 것을 특징으로 하는 비균등 오류 정정 방법
|
6 |
6
제5항에 있어서,상기 속성은,상기 전송될 데이터의 헤더(header) 또는 페이로드(payload)인 것을 특징으로 하는 비균등 오류 정정 방법
|
7 |
7
LDPC(Low-Density Parity Check) 부호를 이용하는 비균등 오류 정정 방법에 있어서,전송될 데이터에 포함되는 복수 개의 비트 각각을, 최상위 비트(MSB) 또는 최하위 비트(LSB)로 할당하는 단계;상기 LDPC 부호를 이용하여, 상기 최상위 비트를 포함하는 제1메시지 및 상기 최하위 비트를 포함하는 제2메시지를 서로 다른 부호율로 각각 부호화하는 단계; 및상기 부호화된 제1메시지 및 제2메시지를 전송하는 단계를 포함하는 것을 특징으로 하는 비균등 오류 정정 방법
|
8 |
8
제7항에 있어서,상기 최상위 비트 및 최하위 비트로 할당되는 비트의 비율을 결정하는 단계를 더 포함하고,상기 부호화하는 단계는, 상기 결정된 비율에 따라, 상기 제1메시지 및 제2메시지를 제1부호율 및 제2부호율로 각각 부호화하는 것을 특징으로 하는 비균등 오류 정정 방법
|
9 |
9
제8항에 있어서,상기 제2부호율은 상기 제1부호율 보다 높은 것을 특징으로 하는 비균등 오류 정정 방법
|
10 |
10
제8항에 있어서,상기 제1부호율 및 제2부호율에 의한 전체 소비 에너지는 일정하게 유지되는 것을 특징으로 하는 비균등 오류 정정 방법
|
11 |
11
LDPC(Low-Density Parity Check) 부호를 이용하는 비균등 오류 정정 장치에 있어서,전송될 데이터에 포함되는 복수 개의 비트 각각을, 최상위 비트(MSB) 또는 최하위 비트(LSB)로 할당하는 비트 할당부;상기 LDPC 부호를 이용하여, 상기 최상위 비트를 포함하는 제1메시지를 부호화하는 제1부호화 부;상기 LDPC 부호를 이용하여, 상기 최하위 비트를 포함하는 제2메시지를 부호화하는 제2부호화 부;상기 부호화된 제1메시지 및 제2메시지에 서로 다른 송신 전력을 할당하는 전력 할당부; 및상기 부호화된 제1메시지 및 제2메시지를 상기 할당된 전력으로 전송하는 전송부를 포함하는 것을 특징으로 하는 비균등 오류 정정 장치
|
12 |
12
제11항에 있어서,상기 최상위 비트 및 최하위 비트로 할당되는 비트의 비율을 결정하는 비율 결정부를 더 포함하고,상기 전력 할당부는, 상기 결정된 비율에 따라, 상기 제1메시지 및 제2메시지에 제1 송신 전력 및 제2 송신 전력을 각각 할당하는 것을 특징으로 하는 비균등 오류 정정 장치
|
13 |
13
제12항에 있어서,상기 전력 할당부는, 상기 제2메시지에 할당할 전력 중 소정의 양을 상기 제1메시지에 더 할당하는 것을 특징으로 하는 비균등 오류 정정 장치
|
14 |
14
제12항에 있어서,상기 제1 송신 전력 및 제2 송신 전력에 의한 전체 소비 에너지는 일정하게 유지되는 것을 특징으로 하는 비균등 오류 정정 장치
|
15 |
15
제11항에 있어서,상기 비트 할당부는,상기 복수 개의 비트 각각의 속성에 따라, 상기 최상위 비트 또는 최하위 비트로 할당하는 것을 특징으로 하는 비균등 오류 정정 장치
|
16 |
16
제15항에 있어서,상기 속성은,상기 전송될 데이터의 헤더 또는 페이로드인 것을 특징으로 하는 비균등 오류 정정 장치
|
17 |
17
LDPC(Low-Density Parity Check) 부호를 이용하는 비균등 오류 정정 장치에 있어서,전송될 데이터에 포함되는 복수 개의 비트 각각을, 최상위 비트(MSB) 또는 최하위 비트(LSB)로 할당하는 비트 할당부;상기 LDPC 부호를 이용하여, 상기 최상위 비트를 포함하는 제1메시지를 부호화하는 제1부호화 부;상기 LDPC 부호를 이용하여, 상기 최하위 비트를 포함하는 제2메시지를 부호화하는 제2부호화 부; 및상기 부호화된 제1메시지 및 제2메시지를 전송하는 전송부를 포함하고,상기 제1메시지 및 제2메시지는 서로 다른 부호율로 부호화 되는 것을 특징으로 하는 비균등 오류 정정 장치
|
18 |
18
제17항에 있어서,상기 최상위 비트 및 최하위 비트로 할당되는 비트의 비율을 결정하는 비율 결정부를 더 포함하고,상기 제1부호화 부 및 상기 제2부호화 부는, 상기 결정된 비율에 따라, 상기 제1메시지 및 제2메시지를 제1부호율 및 제2부호율로 각각 부호화하는 것을 특징으로 하는 비균등 오류 정정 장치
|
19 |
19
제18항에 있어서,상기 제2부호율은, 상기 제1부호율 보다 높은 것을 특징으로 하는 비균등 오류 정정 장치
|
20 |
20
제18항에 있어서,상기 제1부호율 및 제2부호율에 의한 전체 소비 에너지는 일정하게 유지되는 것을 특징으로 하는 비균등 오류 정정 장치
|
21 |
21
제1항 내지 제10항 중 어느 하나의 항에 기재된 방법을 구현하기 위한 프로그램을 기록한 컴퓨터로 읽을 수 있는 기록 매체
|