맞춤기술찾기

이전대상기술

잡음과 왜곡 특성을 개선시키는 상보적 회로

  • 기술번호 : KST2015171870
  • 담당센터 : 부산기술혁신센터
  • 전화번호 : 051-606-6561
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 본 발명은 발룬 사용없이 상보 소자와 노이즈 캔슬링 기법을 사용하여 싱글엔드형 광대역 수신 회로의 선형성과 잡음 특성이 향상된 저전력 수신회로를 제공하기 위한 것으로서, 전류미러를 갖는 공동 게이트 증폭기와 공통 소스 증폭기를 결합한 노이즈 제거회로 및 상기 노이즈 제거 회로의 상보적 회로를 결합하여 형성된 저잡음 증폭기와, 제 5 NMOS 트랜지스터(Mn5) 및 제 5 PMOS 트랜지스터 (Mp5)의 상보적인 전류 미러 트랜스컨덕턴스단 및 제 6 NMOS 트랜지스터(Mn6) 및 제 7 NMOS 트랜지스터(Mn7)가 차동구조로 이루어진 N 채널형 차동소자 스위칭 단으로 구성된 믹서 회로를 포함하여 구성되는데 있다. 싱글엔드형 구조, 공통 소스 증폭기, 공통 게이트 증폭기, 저잡음 증폭기, 광대역 무선 수신기,
Int. CL H04B 1/16 (2006.01) H03F 1/26 (2006.01)
CPC H03F 1/26(2013.01) H03F 1/26(2013.01) H03F 1/26(2013.01) H03F 1/26(2013.01) H03F 1/26(2013.01)
출원번호/일자 1020090034443 (2009.04.21)
출원인 부산대학교 산학협력단
등록번호/일자 10-1055850-0000 (2011.08.03)
공개번호/일자 10-2010-0115843 (2010.10.29) 문서열기
공고번호/일자 (20110809) 문서열기
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 등록
심사진행상태 수리
심판사항
구분 신규
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (2009.04.21)
심사청구항수 4

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 부산대학교 산학협력단 대한민국 부산광역시 금정구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 남일구 대한민국 부산광역시 금정구
2 임동구 대한민국 서울특별시 서초구

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 정기택 대한민국 서울특별시 서초구 강남대로**길 **, *층 (반포동, 새로나빌딩)(스카이특허법률사무소)
2 오위환 대한민국 서울특별시 서초구 강남대로**길 **, *층 (반포동, 새로나빌딩)(스카이특허법률사무소)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
1 (주)알앤에스랩 대전광역시 유성구
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 [특허출원]특허출원서
[Patent Application] Patent Application
2009.04.21 수리 (Accepted) 1-1-2009-0239303-81
2 선행기술조사의뢰서
Request for Prior Art Search
2010.06.14 수리 (Accepted) 9-1-9999-9999999-89
3 선행기술조사보고서
Report of Prior Art Search
2010.07.16 수리 (Accepted) 9-1-2010-0045495-55
4 의견제출통지서
Notification of reason for refusal
2010.10.28 발송처리완료 (Completion of Transmission) 9-5-2010-0489922-34
5 [거절이유 등 통지에 따른 의견]의견(답변, 소명)서
[Opinion according to the Notification of Reasons for Refusal] Written Opinion(Written Reply, Written Substantiation)
2010.12.28 수리 (Accepted) 1-1-2010-0869068-13
6 [명세서등 보정]보정서
[Amendment to Description, etc.] Amendment
2010.12.28 보정승인간주 (Regarded as an acceptance of amendment) 1-1-2010-0869069-69
7 [대리인해임]대리인(대표자)에 관한 신고서
[Dismissal of Sub-agent] Report on Agent (Representative)
2011.06.14 수리 (Accepted) 1-1-2011-0449977-06
8 등록결정서
Decision to grant
2011.07.26 발송처리완료 (Completion of Transmission) 9-5-2011-0414261-62
9 출원인정보변경(경정)신고서
Notification of change of applicant's information
2014.01.02 수리 (Accepted) 4-1-2014-0000027-56
10 출원인정보변경(경정)신고서
Notification of change of applicant's information
2016.01.13 수리 (Accepted) 4-1-2016-5004891-78
11 출원인정보변경(경정)신고서
Notification of change of applicant's information
2017.01.09 수리 (Accepted) 4-1-2017-5004005-98
12 출원인정보변경(경정)신고서
Notification of change of applicant's information
2017.01.10 수리 (Accepted) 4-1-2017-5004797-18
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1
전류미러를 갖는 공동 게이트 증폭기와 공통 소스 증폭기를 결합한 노이즈 제거회로 및 상기 노이즈 제거회로의 상보적인 회로를 결합하여 형성된 저잡음 증폭기와, 제 5 NMOS 트랜지스터(Mn5) 및 제 5 PMOS 트랜지스터 (Mp5)의 상보적인 전류 미러 트랜스컨덕턴스단 및 제 6 NMOS 트랜지스터(Mn6) 및 제 7 NMOS 트랜지스터(Mn7)가 차동구조로 이루어진 N 채널형 차동소자 스위칭단으로 구성된 믹서회로를 포함하여 구성되고, 이때, 상기 믹서회로의 스위칭단은 상기 제 6 NMOS 트랜지스터(Mn6) 및 제 7 NMOS 트랜지스터(Mn7)가 차동구조로 이루어진 N 채널형 차동소자와, 제 6 PMOS 트랜지스터(Mp6) 및 제 7 PMOS 트랜지스터(Mp7)가 차동구조로 이루어진 P 채널형 차동소자가 서로 상보적 구조로 연결되어 구성되는 것을 특징으로 하는 잡음과 왜곡 특성을 개선시키는 상보적 회로
2 2
제 1 항에 있어서, 상기 노이즈 제거회로는 2개의 제 3 PMOS 트랜지스터(Mp3) 및 제 4 PMOS 트랜지스터(Mp4)가 전류미러를 갖도록 이루어진 P 채널형(PMOS) 미러회로와, 2개의 제 3 NMOS 트랜지스터(Mn3) 및 제 4 NMOS 트랜지스터(Mn4)가 전류미러를 갖도록 이루어진 N 채널형(NMOS) 미러회로와, 싱글엔드형 구조를 가지며, 상기 PMOS 미러회로 및 NMOS 미러회로로 입력 신호를 공급하는 상보적 공통 게이트부를 포함하여 구성되는 것을 특징으로 하는 잡음과 왜곡 특성을 개선시키는 상보적 회로
3 3
제 2 항에 있어서, 상기 상보적 공통 게이트부는 제 2 PMOS 트랜지스터(Mp2)와 제 2 NMOS 트랜지스터(Mn2)가 상보적 공통 소스 회로 즉 인버터 구조를 갖도록 이루어진 증폭기인 것을 특징으로 하는 잡음과 왜곡 특성을 개선시키는 상보적 회로
4 4
제 3 항에 있어서, 상기 저잡음 증폭기는 상기 인버터 회로를 구성하는 제 2 PMOS 트랜지스터(Mp2)와 제 2 NMOS 트랜지스터(Mn2)의 게이트와 드레인을 연결하는 피드백 저항(Rf)과, 상기 인버터 회로에 전류 바이어스를 공급하기 위한 제 5 PMOS 트랜지스터(Mp5) 및 제 6 PMOS(Mp6)의 전류 미러와 정전류원(IREF)으로 구성되는 dc 전류 바이어스부를 포함하고, 상기 N채널형(NMOS)와 P채널형(PMOS) 미러 회로의 전류 미러 사이즈와 상기 피드백 저항을 변환시키거나, 바이패스단을 통해 이득을 가변시키는 것을 특징으로 하는 잡음과 왜곡 특성을 개선시키는 상보적 회로
5 5
삭제
지정국 정보가 없습니다
패밀리정보가 없습니다
국가 R&D 정보가 없습니다.