1 |
1
입력 신호의 레벨에 따라 제1 노드에 제1 신호를 출력하고, 제2 노드에 제2 신호를 출력하는 버퍼부;상기 제1 신호 및 상기 제2 신호를 각각 수신하여 스위칭 신호를 출력하는 제1 스위칭 트랜지스터 및 제2 스위칭 트랜지스터를 포함하는 스위칭부; 및상기 스위칭 신호에 따라 데드 타임이 발생하는 상기 제1 스위칭 트랜지스터의 순방향 바이어스 전압 강하를 감지하면 상기 제2 스위칭 트랜지스터가 켜지고, 상기 스위칭 신호에 따라 상기 데드타임이 발생하는 상기 제2 스위칭 트랜지스터의 순방향 바이어스 전압 강하를 감지하면 상기 제1 스위칭 트랜지스터가 켜지도록, 선택신호를 생성하여 상기 데드 타임이 중지되도록 제어하는 데드타임 조절부;를 포함하되,상기 제1 및 제2 스위칭 트랜지스터의 순방향 바이어스 전압 강하는, 상기 제1 및 제2 스위칭 트랜지스터에 기생하는 바디 다이오드가 켜지는 시점에 발생하는 전압 강하인 것을 포함하고, 상기 데드타임 조절부는, 상기 스위칭 신호, 양의 전원, 및 접지 사이에 연결되고, 상기 데드 타임이 발생하면 턴 온되는 트랜지스터;상기 트랜지스터가 턴 온되는 것을 감지하는 비교기; 및상기 비교기의 출력 전압과 상기 입력 신호를 이용하여 두 개의 상기 선택신호를 생성하는 두 개의 SR-래치부;를 포함하는 DC-DC 벅 컨버터
|
2 |
2
제1항에 있어서, 상기 버퍼부는, 상기 입력 신호와 상기 제2 신호를 이용하여 제3 신호를 출력하는 NOR 게이트, 인버터를 포함하는 제1 서브 회로; 상기 제3 신호를 제4 신호로 변환하는 인버터를 포함하는 제2 서브 회로;상기 제4 신호를 증폭하는 적어도 하나의 인버터를 포함하는 제3 서브 회로; 상기 제1 서브 회로와 상기 제2 서브 회로 사이에 배치되고, 상기 제3 신호를 상기 제2 서브 회로로 전달할지 결정하는 커패시터로 구성된 제4 서브 회로; 상기 제2 서브 회로와 상기 제3 서브 회로 사이에 배치되고, 상기 제4 신호를 상기 제3 서브 회로로 전달할지 결정하는 커패시터로 구성된 제5 서브 회로; 상기 입력 신호와 상기 제1 신호를 이용하여 제5 신호를 출력하는 NAND 게이트, 인버터를 포함하는 제6 서브 회로; 상기 제5 신호를 제6 신호로 변환하는 인버터를 포함하는 제7 서브 회로; 상기 제6 신호를 증폭하는 적어도 하나의 인버터를 포함하는 제8 서브 회로;상기 제6 서브 회로와 상기 제7 서브 회로 사이에 배치되고, 상기 제5 신호를 상기 제8 서브 회로로 전달할지 결정하는 커패시터로 구성된 제9 서브 회로; 및 상기 제7 서브 회로와 상기 제8 서브 회로 사이에 배치되고, 상기 제6 신호를 상기 제8 서브 회로로 전달할지 결정하는 커패시터로 구성된 제10 서브 회로;를 포함하고,상기 데드타임 조절부의 선택신호에 따라 상기 제4 서브 회로 및 상기 제5 서브 회로로 제어신호를 전달하거나 또는 상기 제9 서브 회로 및 상기 제10 서브 회로로 제어신호를 전달하는 것을 특징으로 하는 DC-DC 벅 컨버터
|
3 |
3
삭제
|
4 |
4
제1항에 있어서,상기 트랜지스터는, 상기 데드 타임이 발생한 구간 이외에는 턴 오프 상태로 유지되는 것을 특징으로 하는 DC-DC 벅 컨버터
|
5 |
5
제1항에 있어서,상기 두 개의 선택신호는, 상기 트랜지스터가 턴 온 상태인 신호 구간으로, 순차적으로 하이 또는 로우 신호로 출력되는 것을 특징으로 하는 DC-DC 벅 컨버터
|