1 |
1
고정 루프 동작을 통해 다중위상의 클럭신호를 출력하는 위상고정 루프회로; 및 복수 채널의 개방루프 분수 분주기들을 구비한 클럭신호 생성부를 포함하는 주파수 합성기를 구비한 클럭신호 생성 회로에 있어서,상기 개방루프 분수 분주기는클럭신호를 이용하여 외부로부터 공급되는 제1제어코드 만큼 카운트하여 그에 따른 카운트신호들을 생성하는 제1카운터;상기 카운트신호들을 디코딩하여 그에 따른 인에이블신호들을 생성하는 디코더;상기 인에이블신호들에 의해 인에이블되어 '1/다중위상 개수' 주기 만큼 위상차가 나는 2 개의 클럭신호를 출력하는 멀티플렉서;제2제어코드 만큼 카운트하여 그에 따른 카운트신호들을 출력하는 제2카운터;상기 2 개의 클럭신호들을 복수 개의 위상으로 분주하고, 상기 제2카운터로부터 출력되는 상기 카운트신호들에 따라 상기 복수 개의 위상으로 분주된 클럭신호들 중에서 하나의 클럭신호를 선택하여 출력하는 인터폴레이션 회로;상기 인터폴레이션 회로로부터 출력되는 상기 클럭신호를 카운트하여 그에 따른 인에이블신호들을 출력하는 제3카운터;상기 제3카운터로부터 출력되는 상기 인에이블신호들 중에서 하나의 인에이블신호에 의해 구동되어 상기 인터폴레이션 회로로부터 출력되는 상기 클럭신호를 버퍼링하는 버퍼; 및상기 버퍼로부터 공급되는 상기 클럭신호를 분주하여 최종의 클럭신호로 출력하는 직렬 연결된 제1분주기 및 제2분주기를 포함하되,상기 위상고정 루프회로는 상기 다중위상 클럭신호의 주파수를 가변할 때, 정상 상태를 유지한 채 그 다중위상 클럭신호의 위상을 시프트하여 주파수 변환을 즉각적으로 수행하고,상기 제1카운터는 상기 클럭신호 중에서 임의의 한 클럭신호의 위상이 일정치 이상으로 시프트되는 경우, 로직 지연을 고려하여 상기 위상을 몇 개의 구간으로 나누어 시프트하도록 순차 카운터 로직을 구비한 것을 특징으로 하는 주파수 합성기를 구비한 클럭신호 생성 회로
|
2 |
2
제1항에 있어서, 상기 제1카운터는 다단으로 연결되어 상기 카운트신호들을 출력하는 복수 개의 전가산기 및 복수 개의 플립플롭을 구비한 것을 특징으로 하는 주파수 합성기를 구비한 클럭신호 생성 회로
|
3 |
3
제2항에 있어서, 상기 제1카운터는 상기 클럭신호의 위상 시프트 모드에서 제1제어신호가 상승 상태일 때 위상을 해당 주기 만큼 시프트시키기 위하여 MSB 입력만 상기 복수 개의 전가산기 중 최상위 전가산기에 공급하고, 나머지 비트들의 입력은 차단되게 하는 것을 특징으로 하는 주파수 합성기를 구비한 클럭신호 생성 회로
|
4 |
4
제2항에 있어서, 상기 제1카운터는 상기 클럭신호의 위상 시프트 모드에서 제2제어신호가 상승 상태일 때 나머지 위상을 시프트시키기 위하여 MSB 입력이 상기 복수 개의 전가산기 중 최상위 전가산기에 공급되는 것은 차단하고, 나머지 비트들은 상기 복수 개의 전가산기에 공급되게 하는 것을 특징으로 하는 주파수 합성기를 구비한 클럭신호 생성 회로
|
5 |
5
제2항에 있어서, 상기 제1카운터는 상기 클럭신호의 위상 시프트 모드에서 인터폴레이션 동작을 위한 상기 제2카운터에서 오버플로우가 발생하면 위상을 한 주기 더 시프트시키 위해 상기 복수 개의 전가산기 중 최하위의 전가산기의 입력으로 공급하는 것을 특징으로 하는 주파수 합성기를 구비한 클럭신호 생성 회로
|
6 |
6
제1항에 있어서, 상기 제2카운터는다단으로 연결되어 상기 카운트신호들을 출력하는 복수 개의 전가산기 및 복수 개의 플립플롭을 구비한 것을 특징으로 하는 주파수 합성기를 구비한 클럭신호 생성 회로
|
7 |
7
제1항에 있어서, 상기 인터폴레이션 회로는위상 시프트된 복수 개의 클럭신호를 분주하여 그에 따른 복수 개의 클럭신호를 출력하는 보간기;상기 제2카운터로부터 공급되는 카운트신호들에 따라 상기 복수 개의 클럭신호 중에서 하나를 선택하여 출력하는 디코더 및 멀티플렉서를 포함하는 것을 특징으로 하는 주파수 합성기를 구비한 클럭신호 생성 회로
|
8 |
8
제1항에 있어서, 상기 제1카운터 내지 제3카운터 중에서 하나의 카운터는 제어코드가 입력된 상태에서 기준클럭신호의 하강 엣지가 입력될 때마다 1 씩 카운트하여 그에 따른 카운트출력을 발생하는 카운터; 및상기 카운터가 동작 중에 출력 값의 오버플로우가 발생될 때 활성화되어 상기 카운트출력이 차단될 때 상기 기준클럭신호를 출력하는 트랜스미션 게이트를 포함하는 것을 특징으로 하는 주파수 합성기를 구비한 클럭신호 생성 회로
|
9 |
9
제8항에 있어서, 상기 트랜스미션 게이트는 상기 카운터에서 출력되는 인에이블신호에 의해 활성화되는 것을 특징으로 하는 주파수 합성기를 구비한 클럭신호 생성 회로
|
10 |
10
제1항에 있어서, 상기 제3카운터는제3제어코드 만큼 카운트하여 그에 따른 카운트신호들을 출력하는 카운터부;상기 카운터부의 카운트신호들을 논리연산하여 그에 따른 인에이블신호들을 출력하는 인에이블신호 출력부; 및 상기 카운터부의 카운트신호들을 오아연산 후 반전처리하여 그에 따른 리셋신호를 출력하는 리셋신호 출력부를 구비한 것을 특징으로 하는 주파수 합성기를 구비한 클럭신호 생성 회로
|
11 |
11
제1항에 있어서, 상기 클럭신호 생성회로는외부 제어코드, 로드신호 및 상기 개방루프 분수 분주기의 출력신호를 이용하여 상기 개방루프 분수 분주기의 출력신호에 동기화된 상기 제1제어코드 및 제2제어코드, 제3제어코드 및 제4 제어코드를 생성하는 덤프회로를 더 포함하는 것을 특징으로 하는 주파수 합성기를 구비한 클럭신호 생성 회로
|