1 |
1
채널을 통해 송신 드라이버에서 출력되는 데이터 신호를 수신하고, 상기 수신된 데이터 신호를 이용하여 지연된 데이터 신호를 생성하는 인버터부 및상기 지연된 데이터 신호에 대응하여 상기 수신된 데이터 신호의 드리프트를 보정(Calibration)하는 리커부를 포함하고,상기 인버터부는상기 채널과 연결되는 제1 인버터와, 상기 제1 인버터의 출력단과 연결되는 제2 인버터 및 상기 제2 인버터의 출력단과 연결되는 제3 인버터를 구비하는 3-스테이지 인버터(3-Stage Inverter)를 포함하며, 상기 리커부는제1 PMOS 트랜지스터 및 제1 NMOS 트랜지스터를 포함하고, 상기 제1 PMOS 트랜지스터와 상기 제1 NMOS 트랜지스터 각각의 드레인 단자를 통해 상기 채널과 연결되며, 상기 제1 PMOS 트랜지스터와 상기 제1 NMOS 트랜지스터 각각의 게이트 단자를 통해 상기 제2 인버터의 출력단과 연결되어 상기 지연된 데이터 신호를 입력 받고,상기 지연된 데이터 신호가 하이 레벨이면, 상기 제1 NMOS 트랜지스터를 통해 상기 채널과 접지 라인을 연결하며,상기 지연된 데이터 신호가 로우 레벨이면, 상기 제1 PMOS 트랜지스터를 통해 상기 채널과 전원전압 라인을 연결하는 반도체 장치의 수신 드라이버
|
2 |
2
제1항에 있어서, 상기 채널은 실리콘 관통 전극(TSV; Through Silicon Via) 채널인 것을 특징으로 하는 반도체 장치의 수신 드라이버
|
3 |
3
제1항에 있어서, 상기 송신 드라이버는 NMOS 트랜지스터인 풀업(Pull-up) 트랜지스터와 PMOS 트랜지스터인 풀다운(Pull-down) 트랜지스터를 포함하고, 상기 풀업 트랜지스터와 상기 풀다운 트랜지스터를 이용한 스몰 스윙(Small swing)을 통해 상기 데이터 신호를 생성하는 반도체 장치의 수신 드라이버
|
4 |
4
삭제
|
5 |
5
삭제
|
6 |
6
삭제
|
7 |
7
제1항에 있어서,상기 리커부는상기 수신된 데이터 신호의 VOH(Output high level voltage) 드리프트 및 VOL(Output low level voltage) 드리프트 중 적어도 하나 이상의 드리프트를 보정하는 반도체 장치의 수신 드라이버
|
8 |
8
제7항에 있어서,상기 리커부는상기 지연된 데이터 신호가 하이(High) 레벨이면 VOH 드리프트를 보정하고, 상기 지연된 데이터 신호가 로우(Low) 레벨이면 VOL 드리프트를 보정하는반도체 장치의 수신 드라이버
|
9 |
9
인버터부에서 채널을 통해 송신 드라이버에서 출력되는 데이터 신호를 수신하고, 상기 수신된 데이터 신호를 이용하여 지연된 데이터 신호를 생성하는 단계 및 리커부에서 상기 지연된 데이터 신호에 대응하여 상기 수신된 데이터 신호의 드리프트를 보정(Calibration)하는 단계를 포함하고,상기 인버터부는상기 채널과 연결되는 제1 인버터와, 상기 제1 인버터의 출력단과 연결되는 제2 인버터 및 상기 제2 인버터의 출력단과 연결되는 제3 인버터를 구비하는 3-스테이지 인버터(3-Stage Inverter)를 포함하며, 상기 리커부는제1 PMOS 트랜지스터 및 제1 NMOS 트랜지스터를 포함하고, 상기 제1 PMOS 트랜지스터와 상기 제1 NMOS 트랜지스터 각각의 드레인 단자를 통해 상기 채널과 연결되며, 상기 제1 PMOS 트랜지스터와 상기 제1 NMOS 트랜지스터 각각의 게이트 단자를 통해 상기 제2 인버터의 출력단과 연결되어 상기 지연된 데이터 신호를 입력 받고,상기 지연된 데이터 신호가 하이 레벨이면, 상기 제1 NMOS 트랜지스터를 통해 상기 채널과 접지 라인을 연결하며,상기 지연된 데이터 신호가 로우 레벨이면, 상기 제1 PMOS 트랜지스터를 통해 상기 채널과 전원전압 라인을 연결하는 수신 드라이버의 동작 방법
|
10 |
10
제9항에 있어서, 상기 지연된 데이터 신호를 생성하는 단계는 상기 송신 드라이버에서 NMOS 타입의 풀업(Pull-up) 트랜지스터와 PMOS 타입의 풀다운(Pull-down) 트랜지스터를 이용한 스몰 스윙(Small swing)을 통해 생성하는 상기 데이터 신호를 수신하는 수신 드라이버의 동작 방법
|
11 |
11
삭제
|
12 |
12
삭제
|
13 |
13
제9항에 있어서, 상기 드리프트를 보정하는 단계는상기 리커부에서 상기 수신된 데이터 신호의 VOH(Output high level voltage) 드리프트 및 VOL(Output low level voltage) 드리프트 중 적어도 하나 이상의 드리프트를 보정하는수신 드라이버의 동작 방법
|
14 |
14
제13항에 있어서, 상기 드리프트를 보정하는 단계는상기 리커부에서 상기 지연된 데이터 신호가 하이(High) 레벨이면 VOH 드리프트를 보정하고, 상기 지연된 데이터 신호가 로우(Low) 레벨이면 VOL 드리프트를 보정하는수신 드라이버의 동작 방법
|