맞춤기술찾기

이전대상기술

분리 메모리 디바이스 및 분리 메모리 디바이스의 동작 방법

  • 기술번호 : KST2021012457
  • 담당센터 : 대전기술혁신센터
  • 전화번호 : 042-610-2279
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 분리 메모리 디바이스 및 분리 메모리 디바이스의 동작 방법이 제공된다. 분리 메모리 디바이스(disaggregated memory device)는, 분리 메모리 액세스 프레임(disaggregated memory access frame)에 기초하여 스케줄링 요청을 생성하는 복수의 헤더 프로세서(header processor); 상기 스케줄링 요청에 따라 상기 복수의 헤더 프로세서에 대한 스케줄링을 수행하고 상기 스케줄링 결과를 저장하는 스케줄링 모듈; 및 상기 복수의 헤더 프로세서 중 상기 스케줄링 결과로부터 선택된 헤더 프로세서에 대한 메모리 액세스 경로를 구성하는 경로 구성 모듈을 포함할 수 있다.
Int. CL G06F 3/06 (2006.01.01) G06F 13/364 (2006.01.01) G06F 16/182 (2019.01.01) H04B 10/40 (2013.01.01)
CPC G06F 3/0659(2013.01) G06F 3/0607(2013.01) G06F 3/067(2013.01) G06F 13/18(2013.01) G06F 13/364(2013.01) G06F 16/182(2013.01) H04L 47/50(2013.01) H04B 10/40(2013.01)
출원번호/일자 1020200044754 (2020.04.13)
출원인 한국전자통신연구원
등록번호/일자
공개번호/일자 10-2021-0126978 (2021.10.21) 문서열기
공고번호/일자
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 공개
심사진행상태 수리
심판사항
구분 국내출원/신규
원출원번호/일자
관련 출원번호
심사청구여부/일자 N
심사청구항수 20

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 한국전자통신연구원 대한민국 대전광역시 유성구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 한경은 대전광역시 유성구
2 윤지욱 대전광역시 유성구

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 팬코리아특허법인 대한민국 서울특별시 강남구 논현로**길 **, 역삼***빌딩 (역삼동)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
최종권리자 정보가 없습니다
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 [특허출원]특허출원서
[Patent Application] Patent Application
2020.04.13 수리 (Accepted) 1-1-2020-0382265-13
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1
분리 메모리 액세스 프레임(disaggregated memory access frame)에 기초하여 스케줄링 요청을 생성하는 복수의 헤더 프로세서(header processor);상기 스케줄링 요청에 따라 상기 복수의 헤더 프로세서에 대한 스케줄링을 수행하고 상기 스케줄링 결과를 저장하는 스케줄링 모듈; 및상기 복수의 헤더 프로세서 중 상기 스케줄링 결과로부터 선택된 헤더 프로세서에 대한 메모리 액세스 경로를 구성하는 경로 구성 모듈을 포함하는분리 메모리 디바이스(disaggregated memory device)
2 2
제1항에 있어서,상기 스케줄링 모듈은 상기 스케줄링 결과로부터 선택된 헤더 프로세서에 대한 정보를 상기 경로 구성 모듈에 전송하고,상기 경로 구성 모듈은, 상기 선택된 헤더 프로세서에 대한 상기 메모리 액세스 경로를 구성한 후, 경로 설정 완료 메시지를 상기 스케줄링 모듈에 전송하는, 분리 메모리 디바이스
3 3
제2항에 있어서,상기 스케줄링 모듈은, 상기 경로 설정 완료 메시지를 수신한 후, 상기 선택된 헤더 프로세서에 그랜트(grant)를 전송하고,상기 선택된 헤더 프로세서는, 상기 그랜트를 수신한 후, 메모리 라이트 신호 또는 메모리 리드 신호를 상기 경로 구성 모듈에 전송하는, 분리 메모리 디바이스
4 4
제3항에 있어서,상기 선택된 헤더 프로세서는, 메모리 액세스를 완료한 후, 메모리 액세스 완료 메시지를 상기 스케줄링 모듈에 전송하고,상기 스케줄링 모듈은, 상기 메모리 액세스 완료 메시지를 수신한 후, 상기 스케줄링 결과로부터 다음 헤더 프로세서를 선택하는, 분리 메모리 디바이스
5 5
제4항에 있어서,상기 다음 헤더 프로세서가 존재하는 경우, 상기 경로 구성 모듈은, 상기 다음 헤더 프로세서에 대한 상기 메모리 액세스 경로를 구성하는, 분리 메모리 디바이스
6 6
제4항에 있어서,상기 다음 헤더 프로세서가 존재하지 않는 경우, 상기 경로 구성 모듈은, 현재 메모리 액세스 경로를 유지 또는 해제하는, 분리 메모리 디바이스
7 7
제1항에 있어서,상기 경로 구성 모듈은, 상기 복수의 헤더 프로세서 각각에 미리 설정된 식별자를 할당하고, 상기 복수의 헤더 프로세서는 상기 할당 받은 식별자를 이용하여 상기 스케줄링 요청을 생성하는, 분리 메모리 디바이스
8 8
제1항에 있어서,상기 스케줄링 모듈은, 상기 스케줄링 요청의 개수가 2 이상인 경우, 라운드 로빈 기반 스케줄링을 수행하는, 분리 메모리 디바이스
9 9
제1항에 있어서,상기 스케줄링 모듈은, 상기 스케줄링 요청의 개수가 2 이상인 경우, 우선 순위 기반 스케줄링을 수행하는, 분리 메모리 디바이스
10 10
제1항에 있어서,광 회선 스위치(Optical Circuit Switch, OCS)와 광 신호를 송수신하는 광 트랜시버를 더 포함하고,상기 복수의 헤더 프로세서는 상기 광 신호를 이용하여 상기 분리 메모리 액세스 프레임을 송수신하는, 분리 메모리 디바이스
11 11
제10항에 있어서,상기 광 회선 스위치는 분리 계산 디바이스(disaggregated computation device)와 상기 광 신호를 송수신하는, 분리 메모리 디바이스
12 12
제1항에 있어서,물리적 메모리를 포함하는 메모리 모듈; 및상기 경로 구성 모듈에 의해 구성된 상기 메모리 액세스 경로에 기초하여, 상기 메모리 모듈에 대한 메모리 라이트 또는 메모리 리드를 수행하는 메모리 컨트롤러를 더 포함하는, 분리 메모리 디바이스
13 13
복수의 헤더 프로세서가 분리 메모리 액세스 프레임에 기초하여 스케줄링 요청을 생성하는 단계;스케줄링 모듈이 상기 스케줄링 요청에 따라 상기 복수의 헤더 프로세서에 대한 스케줄링을 수행하고 상기 스케줄링 결과를 저장하는 단계; 및경로 구성 모듈이 상기 복수의 헤더 프로세서 중 상기 스케줄링 결과로부터 선택된 헤더 프로세서에 대한 메모리 액세스 경로를 구성하는 단계를 포함하는분리 메모리 디바이스의 동작 방법
14 14
제13항에 있어서,상기 스케줄링 모듈이 상기 스케줄링 결과로부터 선택된 헤더 프로세서에 대한 정보를 상기 경로 구성 모듈에 전송하는 단계; 및상기 경로 구성 모듈이, 상기 선택된 헤더 프로세서에 대한 상기 메모리 액세스 경로를 구성한 후, 경로 설정 완료 메시지를 상기 스케줄링 모듈에 전송하는 단계를 더 포함하는 분리 메모리 디바이스의 동작 방법
15 15
제14항에 있어서,상기 스케줄링 모듈이, 상기 경로 설정 완료 메시지를 수신한 후, 상기 선택된 헤더 프로세서에 그랜트(grant)를 전송하는 단계; 및상기 선택된 헤더 프로세서가, 상기 그랜트를 수신한 후, 메모리 라이트 신호 또는 메모리 리드 신호를 상기 경로 구성 모듈에 전송하는 단계를 더 포함하는 분리 메모리 디바이스의 동작 방법
16 16
제15항에 있어서,상기 선택된 헤더 프로세서가, 메모리 액세스를 완료한 후, 메모리 액세스 완료 메시지를 상기 스케줄링 모듈에 전송하는 단계; 및상기 스케줄링 모듈이, 상기 메모리 액세스 완료 메시지를 수신한 후, 상기 스케줄링 결과로부터 다음 헤더 프로세서를 선택하는 단계를 더 포함하는 분리 메모리 디바이스의 동작 방법
17 17
제16항에 있어서,상기 다음 헤더 프로세서가 존재하는 경우, 상기 경로 구성 모듈이, 상기 다음 헤더 프로세서에 대한 상기 메모리 액세스 경로를 구성하는 단계를 더 포함하는 분리 메모리 디바이스의 동작 방법
18 18
제16항에 있어서,상기 다음 헤더 프로세서가 존재하지 않는 경우, 상기 경로 구성 모듈이, 현재 메모리 액세스 경로를 유지 또는 해제하는 단계를 더 포함하는 분리 메모리 디바이스의 동작 방법
19 19
제13항에 있어서,상기 스케줄링을 수행하는 단계는, 상기 스케줄링 요청의 개수가 2 이상인 경우, 라운드 로빈 기반 스케줄링을 수행하는 단계를 포함하는, 분리 메모리 디바이스의 동작 방법
20 20
제13항에 있어서,상기 스케줄링을 수행하는 단계는, 상기 스케줄링 요청의 개수가 2 이상인 경우, 우선 순위 기반 스케줄링을 수행하는 단계를 포함하는, 분리 메모리 디바이스의 동작 방법
지정국 정보가 없습니다
패밀리정보가 없습니다
순번, 연구부처, 주관기관, 연구사업, 연구과제의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 국가R&D 연구정보 정보 표입니다.
순번 연구부처 주관기관 연구사업 연구과제
1 과학기술정보통신부 한국전자통신연구원 한국전자통신연구원연구개발지원(R&D) [전문연구실]초정밀 서비스 실현을 위한 On-Time·On-Rate 무선액세스 및 광에지 클라우드 네트워킹 핵심기술 개발