맞춤기술찾기

이전대상기술

저속 비동기 신호 카운팅 방식 기반의 적응형 등화 시스템

  • 기술번호 : KST2022002133
  • 담당센터 : 인천기술혁신센터
  • 전화번호 : 032-420-3580
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 저속 비동기 신호 카운팅 방식 기반의 적응형 등화 시스템 및 그 동작 방법이 제시된다. 본 발명에서 제안하는 저속 비동기 신호 카운팅 방식 기반의 적응형 등화 시스템은 데이터를 입력 받아 디지털 컨트롤러에 따른 등화 계수에 따라 데이터를 등화하는 등화기, 등화된 데이터를 입력 받아 비동기 클럭에 맞추어 기준 전압과 비교하고 기준 전압보다 큰 신호가 입력되면 1의 값을 카운터로 출력하는 비교기 및 미리 정해진 시간 동안 비교기로부터 입력된 값을 누적하고 DAC 코드가 다음 코드로 변환될 때 FPGA의 신호를 받아 리셋되는 N-비트 카운터를 포함하는 샘플러, 샘플러의 비교기에 기준 전압을 공급하는 디지털-아날로그 변환기(DAC) 및 등화 계수를 조정하고 초기 등화 계수의 카운트 누적 값과 조정된 등화 계수의 카운트 누적 값을 비교하여 등화 계수를 조절하는 디지털 컨트롤러를 포함한다.
Int. CL H04L 25/03 (2006.01.01) F21V 23/04 (2006.01.01)
CPC H04L 25/03019(2013.01) F21V 23/0435(2013.01) H04L 2025/03681(2013.01) H04L 2025/03675(2013.01)
출원번호/일자 1020200135200 (2020.10.19)
출원인 인하대학교 산학협력단
등록번호/일자 10-2367096-0000 (2022.02.21)
공개번호/일자
공고번호/일자 (20220224) 문서열기
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 등록
심사진행상태 수리
심판사항
구분 국내출원/신규
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (2020.10.19)
심사청구항수 6

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 인하대학교 산학협력단 대한민국 인천광역시 미추홀구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 강진구 서울특별시 서초구
2 김남용 경기도 수원시 장안구

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 양성보 대한민국 서울특별시 강남구 선릉로***길 ** (논현동) 삼성빌딩 *층(피앤티특허법률사무소)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
1 인하대학교 산학협력단 인천광역시 미추홀구
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 [특허출원]특허출원서
[Patent Application] Patent Application
2020.10.19 수리 (Accepted) 1-1-2020-1102826-62
2 [출원서 등 보정]보정서
[Amendment to Patent Application, etc.] Amendment
2020.12.17 수리 (Accepted) 1-1-2020-1375521-77
3 선행기술조사의뢰서
Request for Prior Art Search
2021.01.15 수리 (Accepted) 9-1-9999-9999999-89
4 선행기술조사보고서
Report of Prior Art Search
2021.03.18 발송처리완료 (Completion of Transmission) 9-6-2021-0095274-29
5 의견제출통지서
Notification of reason for refusal
2021.10.06 발송처리완료 (Completion of Transmission) 9-5-2021-0785837-07
6 [명세서등 보정]보정서
[Amendment to Description, etc.] Amendment
2021.12.06 보정승인간주 (Regarded as an acceptance of amendment) 1-1-2021-1411872-56
7 [거절이유 등 통지에 따른 의견]의견서·답변서·소명서
2021.12.06 수리 (Accepted) 1-1-2021-1411871-11
8 등록결정서
Decision to grant
2022.01.02 발송처리완료 (Completion of Transmission) 9-5-2022-0002195-29
9 [명세서등 보정]보정서(심사관 직권보정)
2022.02.23 보정승인간주 (Regarded as an acceptance of amendment) 1-1-2022-5004213-03
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1
데이터를 입력 받아 디지털 컨트롤러에 따른 등화 계수에 따라 데이터를 등화하는 등화기; 등화된 데이터를 입력 받아 비동기 클럭에 맞추어 기준 전압과 비교하고 기준 전압보다 큰 신호가 입력되면 1의 값을 카운터로 출력하는 비교기 및 미리 정해진 시간 동안 비교기로부터 입력된 값을 누적하고 DAC 코드가 다음 코드로 변환될 때 FPGA의 신호를 받아 리셋되는 N-비트 카운터를 포함하는 샘플러; 샘플러의 비교기에 기준 전압을 공급하는 디지털-아날로그 변환기(DAC); 및 등화 계수를 조정하고 초기 등화 계수의 카운트 누적 값과 조정된 등화 계수의 카운트 누적 값을 비교하여 등화 계수를 조절하는 디지털 컨트롤러를 포함하고, 상기 디지털 컨트롤러는,미리 정해진 시간 마다 카운터 값을 생성하는 타이밍 카운터(Timing Counter); 타이밍 카운터로부터 카운터 값을 입력 받아 카운터 값에 따라 DAC 코드 값을 증가시키는 진폭 제어기(Amplitude Controller); 등화 계수에 따른 각 기준 전압 값과 비교한 카운터 값을 누적하고, 모든 기준 전압에 대한 카운트 값이 구해지면 DAC 코드의 값을 리셋하고, 등화 계수에 따른 카운터 값의 누적값을 계수 제어기로 출력하는 누적기(Accumulator); 및 입력 받은 카운터 값의 누적값을 경사하강 알고리즘을 이용하여 카운터 값의 누적값이 최대가 되는 등화 계수를 구하는 계수 제어기(Coefficient Controller)를 포함하며, 상기 디지털 컨트롤러는,등화 계수의 값을 초기화 하고, 초기 등화 계수 값에 대한 히스토그램의 누적값을 저장한 후, 미조정된 등화 계수를 조정하여 해당 히스토그램의 누적값을 저장하며, 모든 등화 계수의 값이 조정되었는지 판단하여, 모든 등화 계수의 값이 조정되지 않은 경우, 상기 미조정된 등화 계수를 조정하는 과정부터 반복하고, 모든 등화 계수의 값이 조정된 경우, 초기 등화 계수 값의 카운트 누적 값과 등화 계수 값이 조정되었을 때 카운트 누적값들을 비교하고,초기 등화 계수 값의 카운트 누적값이 최대인지 판단하여, 초기 등화 계수 값의 카운트 누적값이 최대인 경우, 등화 계수 조절을 종료하고, 초기 등화 계수 값의 카운트 누적값이 최대가 아닌 경우, 경사 하강 알고리즘을 통해 등화 계수의 값을 조정하고, 초기 등화 계수 값에 대한 히스토그램의 누적값을 저장하는 과정부터 반복함으로써, 초기 등화 계수의 카운트 누적 값과 조정된 등화 계수의 카운트 누적 값을 비교하여 등화 계수를 조절하는 적응형 등화 시스템
2 2
삭제
3 3
제1항에 있어서, 디지털 컨트롤러는,샘플링 클럭을 입력 받아 미리 정해진 횟수로 샘플링하여 DAC에 입력되는 코드의 값을 증가시키고, 타이밍 카운터의 카운터 값을 받아 누적시킨 후 리셋하며, DAC에 입력되는 코드값이 최대값이 되어 리셋되면 누적값을 메모리에 저장하고 등화기의 계수를 조정하여 동작을 반복하는 적응형 등화 시스템
4 4
제1항에 있어서, 디지털 컨트롤러는,등화 계수에 따른 누적값을 증가시키는 방향으로 등화기의 계수를 수렴시키고, 등화 계수에 따른 누적값이 최대값이 되면 동작을 종료하는적응형 등화 시스템
5 5
등화기를 통해 데이터를 입력 받아 디지털 컨트롤러에 따른 등화 계수에 따라 데이터를 등화하는 단계; 등화된 데이터를 샘플러의 비교기를 통해 입력 받아 비동기 클럭에 맞추어 기준 전압과 비교하고 기준 전압보다 큰 신호가 입력되면 1의 값을 카운터로 출력하고, 샘플러의 카운터를 통해 미리 정해진 시간 동안 비교기로부터 입력된 값을 누적하고 DAC 코드가 다음 코드로 변환될 때 FPGA의 신호를 받아 리셋되는 단계; 및 디지털 컨트롤러를 통해 등화 계수를 조정하고 초기 등화 계수의 카운트 누적 값과 조정된 등화 계수의 카운트 누적 값을 비교하여 등화 계수를 조절하는 단계 를 포함하고, 상기 디지털 컨트롤러를 통해 등화 계수를 조정하고 초기 등화 계수의 카운트 누적 값과 조정된 등화 계수의 카운트 누적 값을 비교하여 등화 계수를 조절하는 단계는, 타이밍 카운터를 통해 미리 정해진 시간 마다 카운터 값을 생성하고, 타이밍 카운터로부터 진폭 제어기가 카운터 값을 입력 받아 카운터 값에 따라 DAC 코드 값을 증가시키며, 누적기를 통해 등화 계수에 따른 각 기준 전압 값과 비교한 카운터 값을 누적하고, 모든 기준 전압에 대한 카운트 값이 구해지면 DAC 코드의 값을 리셋하고, 등화 계수에 따른 카운터 값의 누적값을 계수 제어기로 출력하며, 입력 받은 카운터 값의 누적값을 계수 제어기를 통해 경사하강 알고리즘을 이용하여 카운터 값의 누적값이 최대가 되는 등화 계수를 구하고,상기 디지털 컨트롤러는 등화 계수의 값을 초기화 하고, 초기 등화 계수 값에 대한 히스토그램의 누적값을 저장한 후, 미조정된 등화 계수를 조정하여 해당 히스토그램의 누적값을 저장하며, 모든 등화 계수의 값이 조정되었는지 판단하여, 모든 등화 계수의 값이 조정되지 않은 경우, 상기 미조정된 등화 계수를 조정하는 과정부터 반복하고, 모든 등화 계수의 값이 조정된 경우, 초기 등화 계수 값의 카운트 누적 값과 등화 계수 값이 조정되었을 때 카운트 누적값들을 비교하고,초기 등화 계수 값의 카운트 누적값이 최대인지 판단하여, 초기 등화 계수 값의 카운트 누적값이 최대인 경우, 등화 계수 조절을 종료하고, 초기 등화 계수 값의 카운트 누적값이 최대가 아닌 경우, 경사 하강 알고리즘을 통해 등화 계수의 값을 조정하고, 초기 등화 계수 값에 대한 히스토그램의 누적값을 저장하는 과정부터 반복함으로써, 초기 등화 계수의 카운트 누적 값과 조정된 등화 계수의 카운트 누적 값을 비교하여 등화 계수를 조절하는 적응형 등화 시스템의 동작 방법
6 6
삭제
7 7
제5항에 있어서, 디지털 컨트롤러를 통해 등화 계수를 조정하고 초기 등화 계수의 카운트 누적 값과 조정된 등화 계수의 카운트 누적 값을 비교하여 등화 계수를 조절하는 단계는, 샘플링 클럭을 입력 받아 미리 정해진 횟수로 샘플링하여 DAC에 입력되는 코드의 값을 증가시키고, 타이밍 카운터의 카운터 값을 받아 누적시킨 후 리셋하며, DAC에 입력되는 코드값이 최대값이 되어 리셋되면 누적값을 메모리에 저장하고 등화기의 계수를 조정하여 동작을 반복하는 적응형 등화 시스템의 동작 방법
8 8
제5항에 있어서, 디지털 컨트롤러를 통해 등화 계수를 조정하고 초기 등화 계수의 카운트 누적 값과 조정된 등화 계수의 카운트 누적 값을 비교하여 등화 계수를 조절하는 단계는, 등화 계수에 따른 누적값을 증가시키는 방향으로 등화기의 계수를 수렴시키고, 등화 계수에 따른 누적값이 최대값이 되면 동작을 종료하는 적응형 등화 시스템의 동작 방법
지정국 정보가 없습니다
패밀리정보가 없습니다
순번, 연구부처, 주관기관, 연구사업, 연구과제의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 국가R&D 연구정보 정보 표입니다.
순번 연구부처 주관기관 연구사업 연구과제
1 과학기술정보통신부 인하대학교 산학협력단 미래소자 원천기술개발사업 [민간] 8k/4k 디스플레이를 위한 interface 표준화 및 IP 기술 개발(4차년도)