맞춤기술찾기

이전대상기술

파이프라인 시간 디지털 변환기의 스테이지 블록 회로, 이를 이용하는 파이프라인 시간 디지털 변환기 및 씨모스온도센서

  • 기술번호 : KST2014000724
  • 담당센터 : 서울동부기술혁신센터
  • 전화번호 : 02-2155-3662
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 파이프라인 시간 디지털 변환기의 스테이지 블록 회로, 이를 이용하는 파이프라인 시간 디지털 변환기 및 씨모스 온도센서가 개시된다. 본 발명은 스테이지 입력 신호를 소정의 시간만큼 지연시키는 지연 라인; 상기 스테이지 입력 신호의 펄스 폭에서 기준 펄스 폭 만큼 축소시키는 감쇄 라인; 상기 지연 라인의 출력단 및 상기 감쇄 라인의 출력단 중 어느 하나의 신호를 스테이지 출력 신호로 선택하는 멀티플렉서; 및 상기 감쇄 라인 출력단 신호의 변화에 따라 전환되는 신호를 상기 멀티플렉서의 제어 신호로 인가하는 플립플롭을 포함한다. 본 발명에 의하면, 시간 디지털 변환기의 구조를 파이프라인 구조로 설계하고 각 스테이지의 설계를 새롭게 함으로써, 순환식 시간 디지털 변환기에 비해 동작 시간을 현저히 줄일 수 있고, 전력 소모도 감소시키며, 면적 또한 줄일 수 있다.
Int. CL G11C 11/4093 (2006.01) G11C 11/4096 (2006.01)
CPC G11C 11/4093(2013.01) G11C 11/4093(2013.01) G11C 11/4093(2013.01) G11C 11/4093(2013.01) G11C 11/4093(2013.01) G11C 11/4093(2013.01)
출원번호/일자 1020070051055 (2007.05.25)
출원인 고려대학교 산학협력단
등록번호/일자 10-0874474-0000 (2008.12.10)
공개번호/일자 10-2008-0103827 (2008.11.28) 문서열기
공고번호/일자 (20081218) 문서열기
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 소멸
심사진행상태 수리
심판사항
구분
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (2007.05.25)
심사청구항수 12

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 고려대학교 산학협력단 대한민국 서울특별시 성북구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 이경진 대한민국 서울 성북구
2 김수원 대한민국 서울 광진구

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 현종철 대한민국 서울특별시 중구 다산로 **, *층 특허법인충현 (신당동, 두지빌딩)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
1 고려대학교 산학협력단 대한민국 서울특별시 성북구
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 특허출원서
Patent Application
2007.05.25 수리 (Accepted) 1-1-2007-0384530-26
2 출원인정보변경(경정)신고서
Notification of change of applicant's information
2008.03.05 수리 (Accepted) 4-1-2008-5034712-96
3 선행기술조사의뢰서
Request for Prior Art Search
2008.03.12 수리 (Accepted) 9-1-9999-9999999-89
4 선행기술조사보고서
Report of Prior Art Search
2008.04.16 수리 (Accepted) 9-1-2008-0024505-39
5 의견제출통지서
Notification of reason for refusal
2008.05.27 발송처리완료 (Completion of Transmission) 9-5-2008-0283686-29
6 [명세서등 보정]보정서
[Amendment to Description, etc.] Amendment
2008.07.15 보정승인간주 (Regarded as an acceptance of amendment) 1-1-2008-0509322-14
7 [거절이유 등 통지에 따른 의견]의견(답변, 소명)서
[Opinion according to the Notification of Reasons for Refusal] Written Opinion(Written Reply, Written Substantiation)
2008.07.15 수리 (Accepted) 1-1-2008-0509321-79
8 등록결정서
Decision to grant
2008.11.26 발송처리완료 (Completion of Transmission) 9-5-2008-0597940-53
9 출원인정보변경(경정)신고서
Notification of change of applicant's information
2009.06.09 수리 (Accepted) 4-1-2009-5111177-32
10 출원인정보변경(경정)신고서
Notification of change of applicant's information
2010.08.12 수리 (Accepted) 4-1-2010-5149278-93
11 출원인정보변경(경정)신고서
Notification of change of applicant's information
2014.02.11 수리 (Accepted) 4-1-2014-5018243-16
12 출원인정보변경(경정)신고서
Notification of change of applicant's information
2014.04.22 수리 (Accepted) 4-1-2014-5049934-62
13 출원인정보변경(경정)신고서
Notification of change of applicant's information
2019.10.10 수리 (Accepted) 4-1-2019-5210941-09
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1
스테이지 입력 신호를 소정의 시간만큼 지연시키는 지연 라인;상기 스테이지 입력 신호의 펄스 폭에서 기준 펄스 폭 만큼 축소시키는 감쇄 라인;상기 지연 라인의 출력단 및 상기 감쇄 라인의 출력단 중 어느 하나의 신호를 스테이지 출력 신호로 선택하는 멀티플렉서; 및상기 감쇄 라인 출력단 신호의 변화에 따라 전환되는 신호를 상기 멀티플렉서의 제어 신호로 인가하는 플립플롭을 포함하는 파이프라인 시간 디지털 변환기의 스테이지 블록 회로
2 2
제 1 항에 있어서,상기 감쇄 라인은상기 스테이지 입력 신호의 펄스 폭이 상기 기준 펄스 폭보다 큰 경우에만 출력단의 신호를 전환시키는 것을 특징으로 하는 파이프라인 시간 디지털 변환기의 스테이지 블록 회로
3 3
제 1 항에 있어서,상기 플립플롭은상기 감쇄 라인 출력단 신호의 변화가 없는 경우에는 상기 멀티플렉서가 상기 지연 라인의 출력단 신호를 선택하게 하는 제어 신호를 인가하고, 상기 감쇄 라인 출력단 신호의 변화가 있는 경우에는 상기 멀티플렉서가 상기 감쇄 라인의 출력단 신호를 선택하게 하는 제어 신호를 인가하는 것을 특징으로 하는 파이프라인 시간 디지털 변환기의 스테이지 블록 회로
4 4
제 1 항에 있어서,상기 지연 라인의 지연량은 상기 감쇄 라인의 지연량보다 크게 설계되는 것을 특징으로 하는 파이프라인 시간 디지털 변환기의 스테이지 블록 회로
5 5
복수의 스테이지 블록으로 이루어지는 파이프라인 시간 디지털 변환기에 있어서,상기 복수의 스테이지 블록은이전 스테이지 블록으로부터 인가되는 스테이지 입력 신호를 소정의 시간만큼 지연시키는 지연 라인;상기 스테이지 입력 신호의 펄스 폭에서 기준 펄스 폭 만큼 축소시키는 감쇄 라인;상기 지연 라인의 출력단 및 상기 감쇄 라인의 출력단 중 어느 하나의 신호를 스테이지 출력 신호로 선택하여 다음 스테이지 블록에 입력하는 멀티플렉서; 및상기 감쇄 라인 출력단 신호의 변화에 따라 전환되는 신호를 상기 멀티플렉서의 제어 신호로 인가하는 플립플롭을 포함하는 파이프라인 시간 디지털 변환기
6 6
제 5 항에 있어서,상기 감쇄 라인은상기 스테이지 입력 신호의 펄스 폭이 상기 기준 펄스 폭보다 큰 경우에만 출력단의 신호를 전환시키는 것을 특징으로 하는 파이프라인 시간 디지털 변환기
7 7
제 5 항에 있어서,상기 플립플롭은상기 감쇄 라인 출력단 신호의 변화가 없는 경우에는 상기 멀티플렉서가 상기 지연 라인의 출력단 신호를 선택하게 하는 제어 신호를 인가하고, 상기 감쇄 라인 출력단 신호의 변화가 있는 경우에는 상기 멀티플렉서가 상기 감쇄 라인의 출력단 신호를 선택하게 하는 제어 신호를 인가하는 것을 특징으로 하는 파이프라인 시간 디지털 변환기
8 8
복수의 스테이지 블록으로 이루어지는 파이프라인 시간 디지털 변환기에 있어서,상기 스테이지 블록은이전 스테이지 블록으로부터 인가되는 스테이지 입력 신호를 소정의 시간만큼 지연시키는 지연 라인;상기 지연 라인의 지연량보다 작은 지연량을 갖도록 설계되고, 상기 스테이지 입력 신호의 펄스 폭에서 기준 펄스 폭 만큼 축소시키는 감쇄 라인;상기 지연 라인의 출력단 및 상기 감쇄 라인의 출력단 중 어느 하나의 신호를 스테이지 출력 신호로 선택하여 다음 스테이지 블록에 입력하는 멀티플렉서;상기 감쇄 라인 출력단 신호의 변화에 따라 전환되는 신호를 상기 멀티플렉서의 제어 신호로 인가하는 플립플롭; 및상기 복수의 스테이지 블록의 각각에 소정의 클럭을 인가하여 상기 기준 펄스 폭을 결정하는 결정 타이머를 포함하고,상기 각각의 스테이지 블록으로부터 출력되는 제어 신호가 디지털 출력 값인 것을 특징으로 하는 파이프라인 시간 디지털 변환기
9 9
온도에 대응하는 펄스 신호를 출력하는 온도 펄스 제너레이터; 및복수의 스테이지 블록에서 상기 펄스 신호에 대한 디지털 값을 출력하는 시간 디지털 변환기를 포함하고,상기 복수의 스테이지 블록은이전 스테이지 블록으로부터 인가되는 스테이지 입력 신호를 소정의 시간만큼 지연시키는 지연 라인;상기 스테이지 입력 신호의 펄스 폭에서 기준 펄스 폭 만큼 축소시키는 감쇄 라인;상기 지연 라인의 출력단 및 상기 감쇄 라인의 출력단 중 어느 하나의 신호를 스테이지 출력 신호로 선택하여 다음 스테이지 블록에 입력하는 멀티플렉서; 및상기 감쇄 라인 출력단 신호의 변화에 따라 전환되는 신호를 상기 멀티플렉서의 제어 신호로 인가하는 플립플롭을 포함하는 씨모스 온도센서
10 10
제 9 항에 있어서,상기 복수의 스테이지 블록은 상기 플립플롭의 제어신호가 씨모스 온도센서의 디지털 출력값인 것을 특징으로 하는 씨모스 온도센서
11 11
제 9 항에 있어서,상기 감쇄 라인은상기 스테이지 입력 신호의 펄스 폭이 상기 기준 펄스 폭보다 큰 경우에만 출력단의 신호를 전환시키고,상기 지연 라인은지연량이 상기 감쇄 라인의 지연량보다 크게 설계되는 것을 특징으로 하는 씨모스 온도센서
12 12
제 9 항에 있어서,상기 플립플롭은상기 감쇄 라인 출력단 신호의 변화가 없는 경우에는 상기 멀티플렉서가 상기 지연 라인의 출력단 신호를 선택하게 하는 제어 신호를 인가하고, 상기 감쇄 라인 출력단 신호의 변화가 있는 경우에는 상기 멀티플렉서가 상기 감쇄 라인의 출력단 신호를 선택하게 하는 제어 신호를 인가하는 것을 특징으로 하는 씨모스 온도센서
지정국 정보가 없습니다
패밀리정보가 없습니다
국가 R&D 정보가 없습니다.