맞춤기술찾기

이전대상기술

전압 제어 발진기

  • 기술번호 : KST2014028136
  • 담당센터 : 서울서부기술혁신센터
  • 전화번호 : 02-6124-6930
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 전압 제어 장치가 개시된다. 본 발명에 따른 전압 제어 장치는 발진 회로가 상보적으로 연결된 제1 컴플리멘터리(complementary) 하틀리 발진 회로; 및 제2 피모스 하틀리 회로 및 제2 엔모스 하틀리 발진 회로가 상보적으로 연결된 제2 컴플리멘터리 하틀리 발진 회로를 포함하되, 상기 제1 컴플리멘터리 하틀리 발진 회로 및 상기 제2 컴플리멘터리 하틀리 발진 회로는 차동적으로 연결된다. 본 발명에 따른 전압 제어 장치는 구조가 간단하고, 위상 잡음(Phase Noise)에 강한 장점이 있다. 전압 제어 발진기, 하틀리 발진기, 콜피츠 발진기, 위상 잡음
Int. CL H03B 5/12 (2006.01)
CPC H03B 5/1228(2013.01) H03B 5/1228(2013.01) H03B 5/1228(2013.01) H03B 5/1228(2013.01) H03B 5/1228(2013.01)
출원번호/일자 1020090125758 (2009.12.16)
출원인 중앙대학교 산학협력단
등록번호/일자 10-1088445-0000 (2011.11.24)
공개번호/일자 10-2011-0068687 (2011.06.22) 문서열기
공고번호/일자 (20111130) 문서열기
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 소멸
심사진행상태 수리
심판사항
구분 신규
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (2009.12.16)
심사청구항수 9

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 중앙대학교 산학협력단 대한민국 서울특별시 동작구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 백동현 대한민국 서울특별시 관악구
2 박준홍 대한민국 서울특별시 동작구
3 박준영 대한민국 서울특별시 동작구
4 김영진 대한민국 경기도 고양시 일산동구

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 최관락 대한민국 서울특별시 강남구 강남대로**길 ** (역삼동) 동림빌딩 *층(아이피즈국제특허법률사무소)
2 민영준 대한민국 서울특별시 강남구 남부순환로 ****, *층(도곡동, 차우빌딩)(맥스국제특허법률사무소)
3 송인호 대한민국 서울특별시 강남구 강남대로**길 ** (역삼동) 동림빌딩 *층(아이피즈국제특허법률사무소)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
1 중앙대학교 산학협력단 대한민국 서울특별시 동작구
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 [특허출원]특허출원서
[Patent Application] Patent Application
2009.12.16 수리 (Accepted) 1-1-2009-0779502-81
2 의견제출통지서
Notification of reason for refusal
2011.03.18 발송처리완료 (Completion of Transmission) 9-5-2011-0151353-17
3 [거절이유 등 통지에 따른 의견]의견(답변, 소명)서
[Opinion according to the Notification of Reasons for Refusal] Written Opinion(Written Reply, Written Substantiation)
2011.05.16 수리 (Accepted) 1-1-2011-0359183-27
4 [명세서등 보정]보정서
[Amendment to Description, etc.] Amendment
2011.05.16 보정승인간주 (Regarded as an acceptance of amendment) 1-1-2011-0359193-84
5 출원인정보변경(경정)신고서
Notification of change of applicant's information
2011.07.20 수리 (Accepted) 4-1-2011-5148883-62
6 출원인정보변경(경정)신고서
Notification of change of applicant's information
2011.07.20 수리 (Accepted) 4-1-2011-5148879-89
7 등록결정서
Decision to grant
2011.11.23 발송처리완료 (Completion of Transmission) 9-5-2011-0684909-59
8 출원인정보변경(경정)신고서
Notification of change of applicant's information
2014.01.03 수리 (Accepted) 4-1-2014-0000494-54
9 출원인정보변경(경정)신고서
Notification of change of applicant's information
2014.10.20 수리 (Accepted) 4-1-2014-5123944-33
10 출원인정보변경(경정)신고서
Notification of change of applicant's information
2018.07.04 수리 (Accepted) 4-1-2018-5125629-51
11 출원인정보변경(경정)신고서
Notification of change of applicant's information
2019.07.29 수리 (Accepted) 4-1-2019-5151122-15
12 출원인정보변경(경정)신고서
Notification of change of applicant's information
2019.08.01 수리 (Accepted) 4-1-2019-5153932-16
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1
전압 제어 발진기에 있어서, 제1 피모스(PMOS) 하틀리 발진 회로 및 제1 엔모스(NMOS) 하틀리 발진 회로가 상보적으로 연결된 제1 컴플리멘터리(complementary) 하틀리 발진 회로; 및 제2 피모스 하틀리 회로 및 제2 엔모스 하틀리 발진 회로가 상보적으로 연결된 제2 컴플리멘터리 하틀리 발진 회로를 포함하되, 상기 제1 컴플리멘터리 하틀리 발진 회로 및 상기 제2 컴플리멘터리 하틀리 발진 회로는 차동적으로 연결된 것을 특징으로 하는 전압 제어 발진기
2 2
제1항에 있어서, 상기 제1 컴플리멘터리 하틀리 발진 회로는 제1 피모스 트랜지스터, 제1 엔모스 트랜지스터, 제1 커패시터, 제1 인덕터, 및 제2 인덕터를 포함하고, 상기 제2 컴플리멘터리 하틀리 발진 회로는 제2 피모스 트랜지스터, 제2 엔모스 트랜지스터, 제2 커패시터, 제3 인덕터 및 제4 인덕터를 포함하는 것을 특징으로 하는 전압 제어 발진기
3 3
제2항에 있어서, 상기 제1 피모스 트랜지스터의 게이트 단자와 상기 제1 엔모스 트랜지스터의 게이트 단자는 전기적으로 연결되고, 상기 제1 피모스 트랜지스터의 드레인 단자와 상기 제1 엔모스 트랜지스터의 드레인 단자는 전기적으로 연결되고, 상기 제1 커패시터는 상기 제1 피모스 트랜지스터의 게이트 단자와 상기 제1 엔모스 트랜지스터의 게이트 단자가 전기적으로 연결되는 제1 노드, 및 상기 제1 피모스 트랜지스터의 드레인 단자와 상기 제1 엔모스 트랜지스터의 드레인 단자가 전기적으로 연결되는 제2 노드 사이에 전기적으로 연결되고, 상기 제1 인덕터의 일단과 상기 제1 노드는 전기적으로 연결되고, 상기 제2 인덕터의 일단과 상기 제2 노드는 전기적으로 연결되는 것을 특징으로 하는 전압 제어 발진기
4 4
제2항에 있어서, 상기 제2 피모스 트랜지스터의 게이트 단자와 상기 제2 엔모스 트랜지스터의 게이트 단자는 전기적으로 연결되고, 상기 제2 피모스 트랜지스터의 드레인 단자와 상기 제2 엔모스 트랜지스터의 드레인 단자는 전기적으로 연결되고, 상기 제2 커패시터는 상기 제2 피모스 트랜지스터의 게이트 단자와 상기 제2 엔모스 트랜지스터의 게이트 단자가 전기적으로 연결되는 제3 노드, 및 상기 제2 피모스 트랜지스터의 드레인 단자와 상기 제2 엔모스 트랜지스터의 드레인 단자가 전기적으로 연결되는 제4 노드 사이에 전기적으로 연결되고, 상기 제3 인덕터의 일단과 상기 제3 노드는 전기적으로 연결되고, 상기 제4 인덕터의 일단과 상기 제4 노드는 전기적으로 연결되는 것을 특징으로 하는 전압 제어 발진기
5 5
제2항에 있어서, 상기 제1 인덕터의 일단은 상기 제1 피모스 트랜지스터의 게이트 단자 및 상기 제1 엔모스 트랜지스터의 게이트 단자와 연결되고, 상기 제2 인덕터의 일단은 상기 제1 피모스 트랜지스터의 드레인 단자 및 상기 제1 엔모스 트랜지스터의 드레인 단자와 연결되고, 상기 제3 인덕터의 일단은 상기 제2 피모스 트랜지스터의 게이트 단자 및 상기 제2 엔모스 트랜지스터의 게이트 단자와 연결되고, 상기 제4 인덕터의 일단은 상기 제2 피모스 트랜지스터의 드레인 단자 및 상기 제2 엔모스 트랜지스터의 드레인 단자와 연결되고, 상기 제1 인덕터의 타단과 상기 제3 인덕터의 타단은 전기적으로 연결되고, 상기 제2 인덕터의 타단과 상기 제4 인덕터의 타단은 전기적으로 연결되고, 상기 제3 인덕터의 타단과 상기 제1 인덕터의 타단이 전기적으로 연결되는 제5 노드, 및 상기 제4 인덕터의 타단과 상기 제2 인덕터의 타단이 전기적으로 연결되는 제6 노드는 전기적으로 연결되어 있는 것을 특징으로 하는 전압 제어 발진기
6 6
상보적으로 연결된 제1 피모스 트랜지스터 및 제1 엔모스 트랜지스터; 상보적으로 연결된 제2 피모스 트랜지스터 및 제2 엔모스 트랜지스터; 일단이 상기 제1 피모스 트랜지스터의 게이트 단자 및 상기 제1 엔모스 트랜지스터의 게이트 단자와 연결되는 제1 인덕터; 일단이 상기 제1 피모스 트랜지스터의 드레인 단자 및 상기 제1 엔모스 트랜지스터의 드레인 단자와 연결되는 제2 인덕터; 일단이 상기 제2 피모스 트랜지스터의 게이트 단자 및 상기 제2 엔모스 트랜지스터의 게이트 단자와 연결되는 제3 인덕터; 일단이 상기 제2 피모스 트랜지스터의 드레인 단자 및 상기 제2 엔모스 트랜지스터의 드레인 단자와 연결되는 제4 인덕터; 상기 제1 인덕터의 일단과 상기 제2 인덕터의 일단 사이에 전기적으로 연결되는 제1 커패시터; 및 상기 제3 인덕터의 일단과 상기 제4 인덕터의 일단 사이에 전기적으로 연결되는 제2 커패시터 를 포함하되, 상기 제1 인덕터의 타단, 상기 제2 인덕터의 타단, 상기 제3 인덕터의 타단, 및 상기 제4 인덕터의 타단은 전기적으로 연결되는 것을 특징으로 하는 전압 제어 발진기
7 7
상보적으로 연결된 제1 피모스 트랜지스터 및 제1 엔모스 트랜지스터; 상보적으로 연결된 제2 피모스 트랜지스터 및 제2 엔모스 트랜지스터; 일단이 상기 제1 피모스 트랜지스터의 게이트 단자 및 상기 제1 엔모스 트랜지스터의 게이트 단자가 연결되는 제1 노드와 연결되고, 타단이 상기 제1 피모스 트랜지스터의 드레인 단자 및 상기 제1 엔모스 트랜지스터의 드레인 단자가 연결되는 제2 노드와 연결되는 제1 커패시터; 일단이 상기 제2 피모스 트랜지스터의 게이트 단자 및 상기 제2 엔모스 트랜지스터의 게이트 단자가 연결되는 제3 노드와 연결되고, 타단이 상기 제2 피모스 트랜지스터의 드레인 단자 및 상기 제2 엔모스 트랜지스터의 드레인 단자가 연결되는 제4 노드와 연결되는 제2 커패시터; 및 상기 제1 노드, 상기 제2 노드, 상기 제3 노드, 및 상기 제4 노드와 연결되고, 센터 탭(center tap)을 갖는 5 포트 변압기(5 -port transformer) 를 포함하는 것을 특징으로 하는 전압 제어 발진기
8 8
제7항에 있어서, 상기 5 포트 변압기의 제1 포트는 상기 제1 피모스 트랜지스터의 게이트 단자 및 상기 제1 엔모스 트랜지스터의 게이트 단자와 연결되고, 상기 5 포트 변압기의 제2 포트는 상기 제1 피모스 트랜지스터의 드레인 단자 및 상기 제1 엔모스 트랜지스터의 드레인 단자와 연결되고, 상기 5 포트 변압기의 제3 포트는 상기 제2 피모스 트랜지스터의 게이트 단자 및 상기 제2 엔모스 트랜지스터의 게이트 단자와 연결되고, 상기 5 포트 변압기의 제4 포트는 상기 제2 피모스 트랜지스터의 드레인 단자 및 상기 제2 엔모스 트랜지스터의 드레인 단자와 연결되는 것을 특징으로 하는 전압 제어 발진기
9 9
제7항에 있어서, 상기 5 포트 변압기와 병렬적으로 연결되는 제3 커패시터; 일단이 상기 제1 피모스 트랜지스터의 소스 단자 및 상기 제3 피모스 트랜지스터의 소스 단자와 전기적으로 연결되는 제5 인덕터; 및 일단이 상기 제2 엔모스 트랜지스터의 소스 단자 및 상기 제4 엔모스 트랜지스터의 소스 단자와 전기적으로 연결되는 제6 인덕터 를 더 포함하는 것을 특징으로 하는 전압 제어 발진기
지정국 정보가 없습니다
패밀리정보가 없습니다
국가 R&D 정보가 없습니다.