1 |
1
입력 신호가 입력되는 제1 계산부, 상기 제1 계산부와 연결되고 상기 제1 계산부의 출력 신호가 입력되는 제1 공진부 및 상기 제1 공진부와 연결되고 상기 제1 공진부의 출력 신호가 입력되는 제1 양자화부를 포함하는 제1 스테이지, 상기 제1 스테이지에 병렬 연결되고, 상기 제1 공진부의 출력 신호 및 상기 제1 양자화부의 출력 신호가 입력되는 제2 계산부, 상기 제2 계산부와 연결되고 상기 제2 계산부의 출력 신호가 입력되는 제2 공진부 및 상기 제2 공진부와 연결되고 상기 제2 공진부의 출력 신호가 입력되는 제2 양자화부를 포함하는 제2 스테이지, 상기 제1 스테이지의 출력 신호를 반전하는 반전부,상기 제2 스테이지의 출력 신호와 상기 제2 스테이지 출력 신호의 지연 신호를 합연산하는 제3 계산부, 그리고상기 반전부의 출력 신호와 상기 제3 계산부의 출력 신호를 합연산하는 제4 계산부를 포함하는 변조 장치
|
2 |
2
제1항에 있어서,상기 제1 계산부는 상기 입력 신호와 상기 제1 양자화부의 출력 신호를 연산하는 변조 장치
|
3 |
3
제1항에 있어서,상기 제2 계산부는 상기 제1 공진부의 출력 신호, 상기 제1 양자화부의 출력 신호 및 상기 제2 양자화부의 출력 신호를 연산하는 변조 장치
|
4 |
4
제1항에 있어서,상기 제1 양자화부 및 상기 제2 양자화부는 2레벨 이상으로 설정되는 변조 장치
|
5 |
5
입력 신호와 제1 양자화기의 출력 신호를 연산하는 제1 계산부,상기 제1 계산부의 출력 신호로부터 소정 주파수 대역의 신호를 통과시키는 제1 공진부,상기 제1 공진부의 출력 신호를 기준값과 비교하여 디지털 신호를 생성하는 상기 제1 양자화부,상기 제1 공진부의 출력 신호, 상기 제1 양자화부의 출력 신호 및 제2 양자화부의 출력 신호를 연산하는 제2 계산부,상기 제2 계산부의 출력 신호로부터 소정 주파수 대역의 신호를 통과시키는 제2 공진부,상기 제2 공진부의 출력 신호를 기준값과 비교하여 디지털 신호를 생성하는 상기 제2 양자화부,상기 제2 양자화부의 출력 신호와 상기 제2 양자화부의 출력 신호의 지연 신호를 연산하는 제3 계산부, 그리고상기 제1 양자화부의 출력 신호의 반전 신호와 상기 제3 계산부의 출력 신호를 연산하는 제4 계산부를 포함하는 변조 장치
|
6 |
6
제5항에 있어서,상기 제1 양자화부와 상기 제2 양자화부는 2레벨 이상으로 설정되는 변조 장치
|