1 |
1
입력 단자로부터의 입력 신호를 주파수 대역에 따라 제1 주파수 대역 신호 및 제2 주파수 대역 신호로 분리하여 출력하는 제1 듀플렉서와, 상기 제1 듀플렉서로부터의 상기 제1 주파수 대역 신호 및 상기 제2 주파수 대역 신호를 증폭하는 증폭기, 상기 제1 듀플렉서로부터의 상기 제1 주파수 대역 신호의 임피던스와 상기 증폭기의 임피던스를 정합하는 제1 입력 정합 회로, 상기 제1 듀플렉서로부터의 상기 제2 주파수 대역 신호의 임피던스와 상기 증폭기의 임피던스를 정합하는 제2 입력 정합 회로, 상기 증폭기로부터의 상기 증폭된 제1 주파수 대역 신호 및 제2 주파수 대역 신호를 각각 원하는 주파수 대역만을 통과시켜 출력 단자를 통하여 출력하는 제2 듀플렉서, 상기 증폭기로부터의 상기 증폭된 제1 주파수 대역 신호의 임피던스와 상기 출력 단자의 임피던스를 정합하는 제1 출력 정합 회로, 및 상기 증폭기로부터의 상기 증폭된 제2 주파수 대역 신호의 임피던스와 상기 출력 단자의 임피던스를 정합하는 제2 출력 정합 회로를 포함하는 이중 대역 증폭기에 있어서,상기 제1 및 제2 듀플렉서는 각각 고역 통과 특성이 있는 Left-Handed (LH) 전송선로와 저역 통과 특성이 있는 Right-Handed (RH) 전송 선로가 결합된 대역 통과 특성이 있는 제1 및 제2 CRLH 전송선로 단위 셀로 구성되고,상기 제1 CRLH 전송선로 단위 셀은 상기 입력 단자와 상기 증폭기의 입력단 사이에 직렬로 연결된 커패시터 및 인덕터로 구성되는 제1 직렬 공진기와; 상기 제1 직렬 공진기와 상기 증폭기의 입력단 사이에 병렬로 연결된 커패시터 및 인덕터로 구성되는 제1 병렬 공진기; 상기 입력 단자와 상기 증폭기의 입력단 사이에 직렬로 연결된 커패시터 및 인덕터로 구성되는 제2 직렬 공진기; 및상기 제2 직렬 공진기와 상기 증폭기의 입력단 사이에 병렬로 연결된 커패시터 및 인덕터로 구성되는 제2 병렬 공진기를 포함하는 이중 대역 증폭기
|
2 |
2
삭제
|
3 |
3
제1항에 있어서, 상기 제2 CRLH 전송선로 단위 셀은 상기 증폭기의 출력단과 상기 출력 단자 사이에 병렬로 연결된 커패시터 및 인덕터로 구성되는 제1 병렬 공진기와;상기 제1 병렬 공진기와 상기 출력 단자 사이에 직렬로 연결된 커패시터 및 인덕터로 구성되는 제1 직렬 공진기;상기 증폭기의 출력단과 상기 출력 단자 사이에 병렬로 커패시터 및 인덕터로 구성되는 제2 병렬 공진기; 및 상기 제2 병렬 공진기와 상기 출력 단자 사이에 직렬로 연결된 커패시터 및 인덕터로 구성되는 제2 직렬 공진기를 포함하는 이중 대역 증폭기
|
4 |
4
제1항 또는 제3항에 있어서, 상기 제1 및 제2 입력 정합 회로와 상기 증폭기 사이에 연결되는 제3 듀플렉서; 및상기 증폭기와 상기 제1 및 제2 출력 정합 회로 사이에 연결된 제4 듀플렉서를 더 포함하며,상기 제3 및 제4 듀플렉서는 각각 고역통과 특성이 있는 Left-Handed (LH) 전송선로와 저역통과 특성이 있는 Right-Handed (RH) 전송선로가 결합된 대역통과 특성이 있는 제1 및 제2 CRLH 전송선로 단위 셀로 구성되는 이중 대역 증폭기
|
5 |
5
삭제
|
6 |
6
입력 단자로부터의 입력 신호를 주파수 대역에 따라 제1 주파수 대역 신호 및 제2 주파수 대역 신호로 분리하여 출력하는 제1 듀플렉서와, 상기 제1 듀플렉서로부터의 상기 제1 주파수 대역 신호를 증폭하는 제1 증폭기, 상기 제1 듀플렉서로부터의 상기 제2 주파수 대역 신호를 증폭하는 제2 증폭기, 상기 제1 듀플렉서로부터의 상기 제1 주파수 대역 신호의 임피던스와 상기 제1 증폭기의 임피던스를 정합하는 제1 입력 정합 회로, 상기 제1 듀플렉서로부터의 상기 제2 주파수 대역 신호의 임피던스와 상기 제2 증폭기의 임피던스를 정합하는 제2 입력 정합 회로, 상기 제1 증폭기로부터의 상기 증폭된 제1 주파수 대역 신호 및 상기 제2 증폭기로부터의 상기 증폭된 제2 주파수 대역 신호를 각각 원하는 주파수 대역만을 통과시켜 출력 단자를 통하여 출력하는 제2 듀플렉서, 상기 제1 증폭기로부터의 상기 증폭된 제1 주파수 대역 신호의 임피던스와 상기 출력 단자의 임피던스를 정합하는 제1 출력 정합 회로, 및 상기 제2 증폭기로부터의 상기 증폭된 제2 주파수 대역 신호의 임피던스와 상기 출력 단자의 임피던스를 정합하는 제2 출력 정합 회로를 포함하는 이중 대역 증폭기에 있어서, 상기 제1 및 제2 듀플렉서는 각각 고역통과 특성이 있는 Left-Handed (LH) 전송선로와 저역통과 특성이 있는 Right-Handed (RH) 전송선로가 결합된 대역통과 특성이 있는 제1 및 제2 CRLH 전송선로 단위 셀로 구성되고,상기 제1 CRLH 전송선로 단위 셀은 상기 입력 단자와 제1 증폭기의 입력단 사이에 직렬로 연결된 커패시터 및 인덕터로 구성되는 제1 직렬 공진기와;상기 제1 직렬 공진기와 상기 제1 증폭기의 입력단 사이에 병렬로 연결된 커패시터 및 인덕터로 구성되는 제1 병렬 공진기;상기 입력 단자와 상기 제1 증폭기의 입력단 사이에 직렬로 연결된 커패시터 및 인덕터로 구성되는 제2 직렬 공진기; 및상기 제2 직렬 공진기와 상기 제2 증폭기의 입력단 사이에 병렬로 연결된 커패시터 및 인덕터로 구성되는 제2 병렬 공진기를 포함하는 이중 대역 증폭기
|
7 |
7
제6항에 있어서, 상기 제2 CRLH 전송선로 단위 셀은 상기 제1 증폭기의 출력단과 상기 출력 단자 사이에 병렬로 연결된 커패시터 및 인덕터로 구성되는 제1 병렬 공진기와;상기 병렬 공진기와 상기 출력 단자 사이에 직렬로 연결된 커패시터 및 인덕터로 구성되는 제1 직렬 공진기;상기 제2 증폭기의 출력단과 상기 출력 단자 사이에 병렬로 커패시터 및 인덕터로 구성되는 제2 병렬 공진기; 및 상기 제2 병렬 공진기와 상기 출력 단자 사이에 직렬로 연결된 커패시터 및 인덕터로 구성되는 제2 직렬 공진기를 포함하는 이중 대역 증폭기
|