맞춤기술찾기

이전대상기술

쿼터-레이트 선형 위상 검출기를 이용한 듀얼 레이트 클록 및 데이터 복원 회로

  • 기술번호 : KST2014041612
  • 담당센터 : 인천기술혁신센터
  • 전화번호 : 032-420-3580
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 본 발명은 쿼터-레이트 선형 위상 검출기를 이용한 듀얼 레이트 클록 및 데이터 복원 회로에 관한 것으로서, 보다 구체적으로는 입력 신호와 출력 신호의 위상 차이를 검출하는 쿼터-레이트 선형 위상 검출기(Quarter-rate linear Phase Detector), 상기 쿼터-레이트 선형 위상 검출기의 Up/Down 펄스 폭에 비례하여 Up/Down 전류를 생성하는 전하펌프(Charge Pump), 상기 쿼터-레이트 선형 위상 검출기를 위하여 2개의 다른 주파수를 가지는 클록을 생성하는 듀얼 레이트 전압제어발진기(Voltage Controlled Oscillator: VCO), 시스템의 안정적인 제어를 위하여 상기 쿼터-레이트 선형 위상 검출기의 출력을 저역 통과시키는 루프 필터(Loop Filter) 및 특정 데이터를 선택하고 상기 전압제어발진기의 클록 주파수를 선택하는 모드신호를 수신하는 멀티플렉서(MUX)를 포함하는 것을 그 구성상의 특징으로 한다. 본 발명에서 제안하고 있는 쿼터-레이트 선형 위상 검출기를 이용한 듀얼 레이트 클록 및 데이터 복원 회로에 따르면, 쿼터-레이트 선형 위상 검출기를 이용하여 업 펄스 폭과 다운 펄스 폭을 넓힘으로써 전하펌프의 전류 오차를 줄이고 고정 시간(lock acquisition time)과 지터(jitter)를 줄일 수 있다. 또한, 본 발명에 따른 쿼터-레이트 선형 위상 검출기를 이용한 듀얼 레이트 클록 및 데이터 복원 회로는, 주파수 루프와 위상루프를 가진 듀얼 루프구조를 사용하는 종래의 CDR 회로와 달리 하나의 루프로만 구성되기 때문에, 별도의 기준 클록이 필요하지 않아 고속의 데이터 전송이 가능하다.
Int. CL H03L 7/24 (2006.01) H03L 7/085 (2006.01)
CPC H04L 7/0337(2013.01) H04L 7/0337(2013.01) H04L 7/0337(2013.01) H04L 7/0337(2013.01)
출원번호/일자 1020100033065 (2010.04.11)
출원인 인하대학교 산학협력단
등록번호/일자 10-1002242-0000 (2010.12.13)
공개번호/일자
공고번호/일자 (20101220) 문서열기
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 소멸
심사진행상태 수리
심판사항
구분 신규
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (2010.04.11)
심사청구항수 5

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 인하대학교 산학협력단 대한민국 인천광역시 미추홀구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 강진구 대한민국 서울특별시 서초구
2 유재욱 대한민국 인천광역시 남구

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 김건우 대한민국 서울특별시 금천구 가산디지털*로 ***, 에이동 ***호 특허그룹덕원 (가산동, 우림 라이온스밸리)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
1 인하대학교 산학협력단 대한민국 인천광역시 남구
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 [특허출원]특허출원서
[Patent Application] Patent Application
2010.04.11 수리 (Accepted) 1-1-2010-0229457-37
2 [우선심사신청]심사청구(우선심사신청)서
[Request for Preferential Examination] Request for Examination (Request for Preferential Examination)
2010.06.03 수리 (Accepted) 1-1-2010-0358206-87
3 의견제출통지서
Notification of reason for refusal
2010.08.11 발송처리완료 (Completion of Transmission) 9-5-2010-0348486-11
4 [명세서등 보정]보정서
[Amendment to Description, etc.] Amendment
2010.10.11 보정승인간주 (Regarded as an acceptance of amendment) 1-1-2010-0656297-22
5 [거절이유 등 통지에 따른 의견]의견(답변, 소명)서
[Opinion according to the Notification of Reasons for Refusal] Written Opinion(Written Reply, Written Substantiation)
2010.10.11 수리 (Accepted) 1-1-2010-0656308-47
6 [대리인선임]대리인(대표자)에 관한 신고서
[Appointment of Agent] Report on Agent (Representative)
2010.10.30 수리 (Accepted) 1-1-2010-0707634-02
7 등록결정서
Decision to grant
2010.12.10 발송처리완료 (Completion of Transmission) 9-5-2010-0569087-79
8 출원인정보변경(경정)신고서
Notification of change of applicant's information
2015.07.22 수리 (Accepted) 4-1-2015-5098802-16
9 출원인정보변경(경정)신고서
Notification of change of applicant's information
2016.09.05 수리 (Accepted) 4-1-2016-5127132-49
10 출원인정보변경(경정)신고서
Notification of change of applicant's information
2018.03.02 수리 (Accepted) 4-1-2018-5036549-31
11 출원인정보변경(경정)신고서
Notification of change of applicant's information
2018.12.27 수리 (Accepted) 4-1-2018-5266647-91
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1
클록 및 데이터 복원 회로에 있어서,입력 신호와 출력 신호의 위상 차이를 검출하는 쿼터-레이트 선형 위상 검출기(Quarter-rate linear Phase Detector);상기 쿼터-레이트 선형 위상 검출기의 Up/Down 펄스 폭에 비례하여 Up/Down 전류를 생성하는 전하펌프(Charge Pump);상기 쿼터-레이트 선형 위상 검출기를 위하여 2개의 다른 주파수를 가지는 클록을 생성하는 듀얼 레이트 전압제어발진기(Voltage Controlled Oscillator: VCO);시스템의 안정적인 제어를 위하여 상기 전하펌프의 출력을 저역 통과시키는 루프 필터(Loop Filter); 및특정 데이터를 선택하고 상기 전압제어발진기의 클록 주파수를 선택하는 모드신호를 수신하는 멀티플렉서(MUX)를 포함하는 것을 특징으로 하는 쿼터-레이트 선형 위상 검출기를 이용한 듀얼 레이트 클록 및 데이터 복원 회로
2 2
제1항에 있어서, 상기 쿼터-레이트 선형 위상 검출기는, 8개의 latch, 4개의 XOR(Exclusive-OR) 게이트, 4개의 AND 게이트로 구성되며, 상기 XOR 게이트와 상기 AND 게이트는, 고속 동작을 위하여 전류 모드 로직(Current Mode Logic: CML)으로 구현된 것을 특징으로 하는 쿼터-레이트 선형 위상 검출기를 이용한 듀얼 레이트 클록 및 데이터 복원 회로
3 3
제1항에 있어서, 상기 쿼터-레이트 선형 위상 검출기는,클록의 지연 매칭(delay matching)을 위해 클록 버퍼단(Clock Buffer)을 포함하는 것을 특징으로 하는 쿼터-레이트 선형 위상 검출기를 이용한 듀얼 레이트 클록 및 데이터 복원 회로
4 4
제1항에 있어서, 상기 전압제어발진기는, 모드신호에 의해 제어되며 유효저항을 조절하는 모드 PMOS(p-type MOS) 소자를 포함하되,상기 모드신호가 모드 0일 경우 상기 모드 PMOS 소자는 차단상태(cut-off)가 되고 노드(Node)는 개방상태가 되며, 상기 모드신호가 모드 1일 경우 상기 모드 PMOS 소자는 선형상태(linear)가 되어 저항처럼 동작하는 것을 특징으로 하는 쿼터-레이트 선형 위상 검출기를 이용한 듀얼 레이트 클록 및 데이터 복원 회로
5 5
제1항에 있어서, 상기 모드신호가,모드 0일 경우 상기 멀티플렉서에서 3
지정국 정보가 없습니다
패밀리정보가 없습니다
국가 R&D 정보가 없습니다.