맞춤기술찾기

이전대상기술

오티에이를 이용하는 가산회로

  • 기술번호 : KST2014043941
  • 담당센터 : 인천기술혁신센터
  • 전화번호 : 032-420-3580
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 오티에이 회로가 채용된 아날로그 가산회로가 개시된다. 입력부의 게이트 단자로 인가된 입력신호는 각각의 출력 노드에 전압의 형태로 나타난다. 오티에이의 음의 입력 단자에 연결된 저항을 통해 전달되는 전류는 출력 스테이지로 흐른다. 또한, 바이어스부에서 생성된 바이어스 전류는 출력 스테이지를 흐르며, 출력 스테이지의 저항을 흐르는 전류에 의해 출력 전압이 형성된다. 입력부에 연결된 오티에이 회로의 채용에 의해 입력 임피던스는 상승하며, 출력단자에서 바라보는 출력저항도 상승한다. 따라서, 입력의 범위 상승되더라도 정상적인 동작을 수행할 수 있으며, 정확한 가산동작을 수행할 수 있는 가산회로를 구성할 수 있다. 연산 증폭기, 가산기, 오티에이
Int. CL G06G 7/14 (2006.01.01) H03F 3/45 (2006.01.01) G06F 7/501 (2006.01.01)
CPC G06G 7/14(2013.01) G06G 7/14(2013.01) G06G 7/14(2013.01)
출원번호/일자 1020080014021 (2008.02.15)
출원인 한양대학교 산학협력단
등록번호/일자 10-0953304-0000 (2010.04.09)
공개번호/일자 10-2009-0088626 (2009.08.20) 문서열기
공고번호/일자 (20100420) 문서열기
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 소멸
심사진행상태 수리
심판사항
구분 신규
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (2008.02.15)
심사청구항수 4

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 한양대학교 산학협력단 대한민국 서울특별시 성동구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 남현석 대한민국 경기도 안산시
2 노정진 대한민국 경기도 용인시

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 특허법인이상 대한민국 서울특별시 서초구 바우뫼로 ***(양재동, 우도빌딩 *층)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
1 한양대학교 에리카산학협력단 경기도 안산시 상록구
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 [특허출원]특허출원서
[Patent Application] Patent Application
2008.02.15 수리 (Accepted) 1-1-2008-0115618-48
2 출원인정보변경(경정)신고서
Notification of change of applicant's information
2008.03.11 수리 (Accepted) 4-1-2008-5037763-28
3 [대리인선임]대리인(대표자)에 관한 신고서
[Appointment of Agent] Report on Agent (Representative)
2008.07.14 수리 (Accepted) 1-1-2008-0503713-23
4 선행기술조사의뢰서
Request for Prior Art Search
2008.11.06 수리 (Accepted) 9-1-9999-9999999-89
5 선행기술조사보고서
Report of Prior Art Search
2008.12.08 수리 (Accepted) 9-1-2008-0081335-44
6 의견제출통지서
Notification of reason for refusal
2009.10.29 발송처리완료 (Completion of Transmission) 9-5-2009-0446906-48
7 [지정기간연장]기간연장(단축, 경과구제)신청서
[Designated Period Extension] Application of Period Extension(Reduction, Progress relief)
2009.12.28 수리 (Accepted) 1-1-2009-0804434-51
8 [거절이유 등 통지에 따른 의견]의견(답변, 소명)서
[Opinion according to the Notification of Reasons for Refusal] Written Opinion(Written Reply, Written Substantiation)
2010.01.18 수리 (Accepted) 1-1-2010-0030368-61
9 [명세서등 보정]보정서
[Amendment to Description, etc.] Amendment
2010.01.18 보정승인간주 (Regarded as an acceptance of amendment) 1-1-2010-0030372-44
10 등록결정서
Decision to grant
2010.04.05 발송처리완료 (Completion of Transmission) 9-5-2010-0143073-61
11 출원인정보변경(경정)신고서
Notification of change of applicant's information
2014.06.05 수리 (Accepted) 4-1-2014-5068294-39
12 출원인정보변경(경정)신고서
Notification of change of applicant's information
2015.02.16 수리 (Accepted) 4-1-2015-5022074-70
13 출원인정보변경(경정)신고서
Notification of change of applicant's information
2019.08.05 수리 (Accepted) 4-1-2019-5155816-75
14 출원인정보변경(경정)신고서
Notification of change of applicant's information
2019.08.06 수리 (Accepted) 4-1-2019-5156285-09
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1
게이트 단자들을 통해 입력신호들을 수신하고, 소스 폴로워 구성을 가지는 입력부; 양의 전원 전압에 연결되고, 바이어스 전류를 형성하기 위한 바이어스부; 상기 입력부의 출력신호들을 수신하고, 오티에이를 이용하여 전압인 상기 입력신호의 변동을 출력전류의 변동으로 변환하기 위한 가산부; 및 상기 가산부의 출력전류와 상기 바이어스부에서 발생된 상기 바이어스 전류의 합에 상응하는 가산 전압을 형성하기 위한 출력 스테이지를 포함하고, 상기 출력 스테이지는, 상기 오티에이의 궤환경로를 통해 유입되는 상기 가산부의 출력전류와 상기 바이어스 전류의 합이 흐르고, 상기 오티에이의 출력단에 게이트 단자가 연결된 제6트랜지스터; 및 상기 오티에이의 출력단에 연결된 제6트랜지스터와 상기 제6트랜지스터의 드레인 단자에 연결된 제3저항을 가지며, 출력단자는 상기 제6트랜지스터의 드레인 단자에 연결되는 것을 특징으로 하는 아날로그 가산회로
2 2
제1항에 있어서, 상기 입력부는, 상기 입력신호들 중 제1입력신호를 수신하고, 음의 전원 전압과 제1노드 사이에 연결된 제1트랜지스터; 및 상기 입력신호들 중 제2입력신호를 수신하고, 상기 제1트랜지스터와 병렬로 연결되고, 제2노드로 출력하는 제2트랜지스터를 포함하는 것을 특징으로 하는 아날로그 가산회로
3 3
제1항에 있어서, 상기 입력부는, 상기 입력신호들 중 제1입력신호를 수신하고, 음의 전원 전압과 제1노드 사이에 연결된 제1트랜지스터; 및 상기 입력신호들 중 제2입력신호를 수신하고, 상기 제1트랜지스터와 병렬로 연결되고, 제2노드로 출력하는 제2트랜지스터를 포함하는 것을 특징으로 하는 아날로그 가산회로
4 4
제2항에 있어서, 상기 가산부는, 상기 제1노드의 전압을 수신하는 제1 저항; 상기 제2노드의 전압을 수신하는 제2 저항; 및 상기 제1 저항 및 상기 제2 저항에 연결된 상기 오티에이를 포함하고, 상기 제1 저항 및 상기 제2 저항은 상기 오티에이의 음의 입력단자에 공통 연결되어, 상기 음의 입력단자와 상기 출력 스테이지 사이의 궤환경로를 통해 상기 제1저항을 통과하는 전류 및 상기 제2저항을 통과하는 전류를 상기 가산부의 출력전류로 하여 상기 출력 스테이지에 공급하는 것을 특징으로 하는 아날로그 가산회로
5 5
삭제
6 6
삭제
지정국 정보가 없습니다
패밀리정보가 없습니다
국가 R&D 정보가 없습니다.