맞춤기술찾기

이전대상기술

전압 레벨 변환기 및 그를 포함한 전압 레벨 변환 장치

  • 기술번호 : KST2014044498
  • 담당센터 : 인천기술혁신센터
  • 전화번호 : 032-420-3580
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 전압 레벨 변환기가 제공된다. 전압 레벨 변환기는 입력 신호가 입력되는 입력 노드, 제1 전압과 접지 전압 사이에 직렬로 연결되고, 제1 PMOS 트랜지스터와 제1 NMOS 트랜지스터를 포함하는 제1 인버터, 입력 노드와 제1 PMOS 트랜지스터의 게이트 노드 사이에 연결된 제2 NMOS 트랜지스터, 및 제1 전압을 전압 강하하여 제2 전압을 생성하고, 이를 제2 NMOS 트랜지스터의 게이트 노드에 제공하는 전압 강하 소자를 포함한다.전압 레벨 변환기, 전압 강하 소자
Int. CL H03K 19/0185 (2006.01.01) H03K 3/356 (2006.01.01) H03K 19/00 (2006.01.01) H03K 19/003 (2006.01.01)
CPC H03K 19/018521(2013.01) H03K 19/018521(2013.01) H03K 19/018521(2013.01) H03K 19/018521(2013.01)
출원번호/일자 1020090103644 (2009.10.29)
출원인 한양대학교 산학협력단
등록번호/일자 10-1116285-0000 (2012.02.07)
공개번호/일자 10-2011-0046930 (2011.05.06) 문서열기
공고번호/일자 (20120314) 문서열기
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 소멸
심사진행상태 수리
심판사항
구분 신규
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (2009.10.29)
심사청구항수 11

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 한양대학교 산학협력단 대한민국 서울특별시 성동구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 신현철 대한민국 경기도 안산시 상록구
2 김영환 대한민국 경상북도 포항시 남구
3 박현수 대한민국 경상북도 포항시 남구
4 안지연 대한민국 경상북도 포항시 남구

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 특허법인가산 대한민국 서울 서초구 남부순환로 ****, *층(서초동, 한원빌딩)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
1 한양대학교 에리카산학협력단 경기도 안산시 상록구
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 [특허출원]특허출원서
[Patent Application] Patent Application
2009.10.29 수리 (Accepted) 1-1-2009-0665671-93
2 선행기술조사의뢰서
Request for Prior Art Search
2011.02.11 수리 (Accepted) 9-1-9999-9999999-89
3 선행기술조사보고서
Report of Prior Art Search
2011.03.21 수리 (Accepted) 9-1-2011-0025895-81
4 의견제출통지서
Notification of reason for refusal
2011.03.30 발송처리완료 (Completion of Transmission) 9-5-2011-0172362-65
5 [명세서등 보정]보정서
[Amendment to Description, etc.] Amendment
2011.05.27 보정승인간주 (Regarded as an acceptance of amendment) 1-1-2011-0400058-81
6 [거절이유 등 통지에 따른 의견]의견(답변, 소명)서
[Opinion according to the Notification of Reasons for Refusal] Written Opinion(Written Reply, Written Substantiation)
2011.05.27 수리 (Accepted) 1-1-2011-0400047-89
7 등록결정서
Decision to grant
2011.11.23 발송처리완료 (Completion of Transmission) 9-5-2011-0684918-60
8 출원인정보변경(경정)신고서
Notification of change of applicant's information
2014.06.05 수리 (Accepted) 4-1-2014-5068294-39
9 출원인정보변경(경정)신고서
Notification of change of applicant's information
2015.02.16 수리 (Accepted) 4-1-2015-5022074-70
10 출원인정보변경(경정)신고서
Notification of change of applicant's information
2019.08.05 수리 (Accepted) 4-1-2019-5155816-75
11 출원인정보변경(경정)신고서
Notification of change of applicant's information
2019.08.06 수리 (Accepted) 4-1-2019-5156285-09
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1
입력 신호가 입력되는 입력 노드;제1 전압과 접지 전압 사이에 직렬로 연결되고, 제1 PMOS 트랜지스터와 제1 NMOS 트랜지스터를 포함하는 제1 인버터;상기 입력 노드와 상기 제1 PMOS 트랜지스터의 게이트 노드 사이에 연결된 제2 NMOS 트랜지스터; 및상기 제1 전압을 전압 강하하여 제2 전압을 생성하고, 이를 상기 제2 NMOS 트랜지스터의 게이트 노드에 제공하여 상기 제2 NMOS 트랜지스터를 턴 온 시키는 전압 강하 소자를 포함하는 전압 레벨 변환기
2 2
제 1항에 있어서,상기 전압 강하 소자는 제3 NMOS 트랜지스터인 전압 레벨 변환기
3 3
제 1항에 있어서,상기 제1 전압과 상기 제1 PMOS 트랜지스터의 게이트 노드 사이에 연결되고, 상기 제1 인버터의 출력 신호를 제공받아 상기 제1 PMOS 트랜지스터의 게이트 노드에 인가되는 전압을 조절하는 피드백 소자를 더 포함하는 전압 레벨 변환기
4 4
제 3항에 있어서,상기 피드백 소자는 상기 제1 인버터의 출력 신호를 제공받아 게이팅되는 제2 PMOS 트랜지스터를 포함하는 전압 레벨 변환기
5 5
제 1항에 있어서,상기 제1 전압과 상기 접지 전압 사이에 직렬로 연결되고, 상기 제1 인버터의 출력 신호를 인버팅하는 제2 인버터를 더 포함하는 전압 레벨 변환기
6 6
전압 라인;제1 노드 및 게이트 노드가 상기 전압 라인에 연결된 제1 트랜지스터;제1 노드가 입력 노드에 연결되고, 게이트 노드가 상기 제1 트랜지스터의 제2 노드에 연결된 제2 트랜지스터;제1 노드가 상기 전압 라인에 연결되고, 제2 노드가 상기 제2 트랜지스터의 제2 노드에 연결된 제3 트랜지스터;제1 노드가 상기 전압 라인에 연결되고, 게이트 노드가 상기 제2 및 제3 트랜지스터의 제2 노드에 연결된 제4 트랜지스터;제1 노드가 상기 제4 트랜지스터의 제2 노드 및 상기 제3 트랜지스터의 게이트 노드에 연결되고, 제2 노드가 접지 노드에 연결되며, 게이트 노드가 상기 입력노드에 연결된 제5 트랜지스터; 및제1 노드가 상기 제5 트랜지스터의 제1 노드에 연결되고, 제2 노드가 출력 노드에 연결된 제2 인버터를 포함하는 전압 레벨 변환기
7 7
제 6항에 있어서,상기 제1, 제2 및 제5 트랜지스터는 NMOS 트랜지스터를 포함하고,상기 제3 및 제4 트랜지스터는 PMOS 트랜지스터를 포함하는 전압 레벨 변환기
8 8
제 6항에 있어서,상기 제2 인버터는 상기 전압 라인에 인가되는 전압에 의해 구동되는 전압 레벨 변환기
9 9
제 6항에 있어서,상기 제2 트랜지스터의 게이트 노드에 인가되는 전압은 상기 전압 라인에 인가되는 전압에서 상기 제1 트랜지스터의 문턱 전압만큼 감압된 전압인 전압 레벨 변환기
10 10
제 6항에 있어서,상기 전압 라인에 제1 전압이 인가되고 상기 입력 노드에 상기 제1 전압 보다 작은 제3 전압이 인가될 경우 상기 출력 노드에는 상기 제1 전압이 출력되고,상기 전압 라인에 상기 제3 전압이 인가되고 상기 입력 노드에 상기 제1 전압이 인가될 경우 상기 출력 노드에는 상기 제3 전압이 출력되는 전압 레벨 변환기
11 11
제1 회로 블록;전압 레벨 변환기; 및 제2 회로 블록을 포함하되,상기 전압 레벨 변환기는,입력 신호가 입력되는 입력 노드와,제1 전압과 접지 전압 사이에 직렬로 연결되고, 제1 PMOS 트랜지스터와 제1 NMOS 트랜지스터를 포함하는 제1 인버터와,상기 입력 노드와 상기 제1 PMOS 트랜지스터의 게이트 노드 사이에 연결된 제2 NMOS 트랜지스터와,상기 제1 전압을 전압 강하하여 제2 전압을 생성하고, 이를 상기 제2 NMOS 트랜지스터의 게이트 노드에 제공하여 상기 제2 NMOS 트랜지스터를 턴 온 시키는 전압 강하 소자를 포함하고,상기 제1 회로 블록은 상기 제1 전압과 다른 제3 전압과 상기 접지 전압 사이를 스윙하는 상기 입력 신호를 출력하고,상기 전압 레벨 변환기는 상기 입력 신호를 제공받아, 상기 제1 전압과 상기 접지 전압 사이를 스윙하는 제2 신호로 변환하고,상기 제2 회로 블록은 상기 제2 신호를 제공받는 전압 레벨 변환 장치
지정국 정보가 없습니다
패밀리정보가 없습니다
순번, 연구부처, 주관기관, 연구사업, 연구과제의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 국가R&D 연구정보 정보 표입니다.
순번 연구부처 주관기관 연구사업 연구과제
1 지식경제부(정통부) 지식경제부(정통부)(정보통신연구진흥원) 정보통신연구개발사업(IT인력양성지원사업) 고성능 고신뢰도 Multi-core 설계 기술 연구(2차년도)