맞춤기술찾기

이전대상기술

새로운 스위치드 커패시터 피드백 구조를 가지는 디지털 입력 클래스-디 증폭기

  • 기술번호 : KST2014059821
  • 담당센터 : 인천기술혁신센터
  • 전화번호 : 032-420-3580
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 새로운 스위치드 커패시터 피드백 구조를 가지는 디지털 입력 클래스-디 증폭기가 개시된다. 디지털 입력 클래스-디 증폭기는 디지털 신호 형태의 입력 신호를 아날로그 신호로 변환하는 디지털-아날로그 변환기; 복수의 적분기로 구성되어 아날로그 신호를 특정 레벨의 디지털 신호로 출력하는 변조기; 디지털 신호를 증폭하는 출력 버퍼 증폭기; 일단이 디지털-아날로그 변환기의 출력단에 연결되고 타단이 변조기의 입력단에 연결되는 스위치드 커패시터; 일단이 출력 버퍼 증폭기의 출력단에 연결되는 전압 스케일링부; 및 일단이 전압 스케일링부의 타단에 연결되고 타단이 디지털-아날로그 변환기의 출력단과 스위치드 커패시터 사이에 연결되는 스위칭 소자를 포함할 수 있다. 이때, 변조기는 스위치드 커패시터를 통해 피드백 신호를 입력 받을 수 있다.
Int. CL H03F 3/217 (2006.01) H03F 3/70 (2006.01)
CPC H03F 3/2175(2013.01) H03F 3/2175(2013.01) H03F 3/2175(2013.01) H03F 3/2175(2013.01) H03F 3/2175(2013.01) H03F 3/2175(2013.01)
출원번호/일자 1020110120055 (2011.11.17)
출원인 한양대학교 산학협력단
등록번호/일자 10-1298400-0000 (2013.08.13)
공개번호/일자 10-2013-0054589 (2013.05.27) 문서열기
공고번호/일자 (20130820) 문서열기
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 등록
심사진행상태 수리
심판사항
구분 신규
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (2011.11.17)
심사청구항수 5

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 한양대학교 산학협력단 대한민국 서울특별시 성동구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 유창식 대한민국 서울특별시 성동구
2 노진호 대한민국 서울특별시 성동구

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 특허법인 무한 대한민국 서울특별시 강남구 언주로 ***, *층(역삼동,화물재단빌딩)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
1 주식회사 비에스엘 강원도 춘천시
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 [특허출원]특허출원서
[Patent Application] Patent Application
2011.11.17 수리 (Accepted) 1-1-2011-0908846-12
2 선행기술조사의뢰서
Request for Prior Art Search
2012.12.21 수리 (Accepted) 9-1-9999-9999999-89
3 선행기술조사보고서
Report of Prior Art Search
2013.01.09 수리 (Accepted) 9-1-2013-0000771-78
4 의견제출통지서
Notification of reason for refusal
2013.04.19 발송처리완료 (Completion of Transmission) 9-5-2013-0265470-15
5 [명세서등 보정]보정서
[Amendment to Description, etc.] Amendment
2013.04.22 보정승인간주 (Regarded as an acceptance of amendment) 1-1-2013-0350073-28
6 등록결정서
Decision to grant
2013.08.08 발송처리완료 (Completion of Transmission) 9-5-2013-0550679-68
7 출원인정보변경(경정)신고서
Notification of change of applicant's information
2014.06.05 수리 (Accepted) 4-1-2014-5068294-39
8 출원인정보변경(경정)신고서
Notification of change of applicant's information
2015.02.16 수리 (Accepted) 4-1-2015-5022074-70
9 출원인정보변경(경정)신고서
Notification of change of applicant's information
2019.08.05 수리 (Accepted) 4-1-2019-5155816-75
10 출원인정보변경(경정)신고서
Notification of change of applicant's information
2019.08.06 수리 (Accepted) 4-1-2019-5156285-09
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1
디지털 신호 형태의 입력 신호를 아날로그 신호로 변환하는 디지털-아날로그 변환기;복수의 적분기로 구성되어 상기 아날로그 신호를 특정 레벨의 디지털 신호로 출력하는 변조기;상기 디지털 신호를 증폭하는 출력 버퍼 증폭기;일단이 상기 디지털-아날로그 변환기의 출력단에 연결되고 타단이 상기 변조기의 입력단에 연결되는 스위치드 커패시터;일단이 상기 출력 버퍼 증폭기의 출력단에 연결되는 전압 스케일링부; 및일단이 상기 전압 스케일링부의 타단에 연결되고 타단이 상기 디지털-아날로그 변환기의 출력단과 상기 스위치드 커패시터 사이에 연결되는 스위칭 소자를 포함하고,상기 변조기는,상기 스위치드 커패시터를 통해 피드백 신호를 입력 받는 것을 특징으로 하는 디지털 입력 클래스-디 증폭기
2 2
제1항에 있어서,상기 스위치드 커패시터는,상기 스위칭 소자의 클럭 신호에 의해 제어되는 것을 특징으로 하는 디지털 입력 클래스-디 증폭기
3 3
제1항에 있어서,상기 변조기는,직렬로 배열된 상기 복수의 적분기;상기 복수의 적분기의 출력을 합산하는 합산기; 및상기 합산기의 출력을 양자화 하여 상기 디지털 신호를 출력하는 비교기를 포함하는 디지털 입력 클래스-디 증폭기
4 4
제3항에 있어서,상기 복수의 적분기는,각각의 적분기의 출력이 소정 커패시터를 통해 반전 입력 단자로 피드백 되는 구조인 것을 특징으로 하는 디지털 입력 클래스-디 증폭기
5 5
제1항에 있어서,상기 변조기는 시그마-델타 방식의 변조기이며,상기 복수의 적분기 중 첫 번째로 배열된 적분기의 입력단에는,상기 출력 버퍼 증폭기의 출력 신호가 상기 전압 스케일링부를 통해 한 클럭 주기 당 한 번씩 샘플링 되어 피드백 되는 것을 특징으로 하는 디지털 입력 클래스-디 증폭기
지정국 정보가 없습니다
패밀리정보가 없습니다
순번, 연구부처, 주관기관, 연구사업, 연구과제의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 국가R&D 연구정보 정보 표입니다.
순번 연구부처 주관기관 연구사업 연구과제
1 서울특별시 한양대학교 산학협력단 서울시 산학연 협력사업(2010년 서울전략산업 지원사업) 보급형 디지털 보청기용 저전력 청각 프로세서 SoC 개발