1 |
1
제1 입력신호를 인가받아 전압을 전류로 변환한 제1 내부신호 및 제3 내부신호를 출력하는 제1 전압전류변환부;제2 입력신호를 인가받아 전압을 전류로 변환한 제2 내부신호 및 제4 내부신호를 출력하는 제2 전압전류변환부;상기 제2 내부신호와 상기 제3 내부신호의 전류차를 제5 내부신호 및 제7 내부신호로 출력하는 제1 전류감산부;상기 제1 내부신호와 상기 제4 내부신호의 전류차를 제6 내부신호 및 제8 내부신호로 출력하는 제2 전류감산부;상기 제5 내부신호 및 상기 제7 내부신호를 인가받아 전압으로 변환한 제1 출력신호를 출력하는 제1 출력부; 상기 제6 내부신호 및 상기 제8 내부신호를 인가받아 전압으로 변환한 제2 출력신호를 출력하는 제2 출력부; 및상기 제1 전압전류변환부 및 상기 제2 전압전류변환부의 동작기준점을 제공하는 바이어스부;를 포함하되,상기 제1 전압전류변환부는,전원전압이 제1 단자로 인가되고, 상기 제1 내부신호가 제2 단자로 인가되고, 제3 단자는 상기 제2 단자와 연결되는 제3 트랜지스터;상기 제3 트랜지스터의 상기 제3 단자와 제1 단자가 연결되고, 상기 제1 입력신호가 제2 입력단자로 입력되는 제1 트랜지스터;상기 전원전압이 제1 단자로 인가되고, 상기 제1 내부신호가 제2 단자로 인가되는 제4 트랜지스터; 및 상기 제4 트랜지스터의 제3 단자와 제1 단자 및 제2 단자가 연결되고, 제3 단자는 접지되는 제5 트랜지스터;를 포함하고,상기 제2 전압전류변환부는,상기 전원전압이 제1 단자로 인가되고, 상기 제2 내부신호가 제2 단자로 인가되고, 제3 단자는 상기 제2 단자와 연결되는 제6 트랜지스터;상기 제6 트랜지스터의 상기 제3 단자와 제1 단자가 연결되고, 상기 제2 입력신호가 제2 단자로 입력되는 제2 트랜지스터;상기 전원전압이 제1 단자로 인가되고, 상기 제2 내부신호가 제2 단자로 인가되는 제7 트랜지스터; 및상기 제7 트랜지스터의 제3 단자와 제1 단 및 제2 단자가 연결되고, 제3 단자는 접지되는 제8 트랜지스터;를 포함하는 것을 특징으로 하는 전류차를 이용한 클래스 AB 증폭 장치
|
2 |
2
제 1항에 있어서, 상기 제1 내부신호는 상기 제1 입력신호가 게이트에 입력된 트랜지스터에서 흐르는 전류인 것을 특징으로 하는 전류차를 이용한 클래스 AB 증폭 장치
|
3 |
3
제 2항에 있어서, 상기 제3 내부신호는 상기 제1 내부신호가 게이트에 입력된 다른 트랜지스터에서 흐르는 전류인 것을 특징으로 하는 전류차를 이용한 클래스 AB 증폭 장치
|
4 |
4
제 1항에 있어서, 상기 제2 내부신호는 상기 제2 입력신호가 게이트에 입력된 트랜지스터에서 흐르는 전류인 것을 특징으로 하는 전류차를 이용한 클래스 AB 증폭 장치
|
5 |
5
제 4항에 있어서, 상기 제4 내부신호는 상기 제2 내부신호가 게이트에 입력된 다른 트랜지스터에서 흐르는 전류인 것을 특징으로 하는 전류차를 이용한 클래스 AB 증폭 장치
|
6 |
6
제 1항에 있어서, 상기 제5 내부신호는 상기 제2 내부신호와 상기 제3 내부신호의 상기 전류차이며, 상기 제1 출력부의 N형 트랜지스터의 모든 게이트에 인가되는 것을 특징으로 하는 전류차를 이용한 클래스 AB 증폭 장치
|
7 |
7
제 6항에 있어서, 상기 제5 내부신호는상기 제1 출력부 내에서 상기 제1 출력신호를 출력하는 N형 트랜지스터를 제외한 다른 N형 트랜지스터의 드레인에 인가되는 것을 특징으로 하는 전류차를 이용한 클래스 AB 증폭 장치
|
8 |
8
제 1항에 있어서, 상기 제6 내부신호는 상기 제1 내부신호와 상기 제4 내부신호의 상기 전류차이며, 상기 제2 출력부의 N형 트랜지스터의 모든 게이트에 인가되는 것을 특징으로 하는 전류차를 이용한 클래스 AB 증폭 장치
|
9 |
9
제 8항에 있어서, 상기 제6 내부신호는상기 제2 출력부 내에서 상기 제2 출력신호를 출력하는 N형 트랜지스터를 제외한 다른 N형 트랜지스터의 드레인에 인가되는 것을 특징으로 하는 전류차를 이용한 클래스 AB 증폭 장치
|
10 |
10
제 1항에 있어서, 상기 제7 내부신호는 상기 제2 내부신호와 상기 제3 내부신호의 상기 전류차이며, 상기 제1 출력부의 P형 트랜지스터의 모든 게이트에 인가하는 것을 특징으로 하는 전류차를 이용한 클래스 AB 증폭 장치
|
11 |
11
제 10항에 있어서, 상기 제7 내부신호는상기 제1 출력부 내에서 상기 제1 출력신호를 출력하는 P형 트랜지스터를 제외한 다른 P형 트랜지스터의 소스에 인가하는 것을 특징으로 하는 전류차를 이용한 클래스 AB 증폭 장치
|
12 |
12
제 1항에 있어서, 상기 제8 내부신호는 상기 제1 내부신호와 상기 제4 내부신호의 상기 전류차이며, 상기 제2 출력부의 P형 트랜지스터의 모든 게이트에 인가하는 것을 특징으로 하는 전류차를 이용한 클래스 AB 증폭 장치
|
13 |
13
제 12항에 있어서, 상기 제8 내부신호는 상기 제2 출력부 내에서 상기 제2 출력신호를 출력하는 P형 트랜지스터를 제외한 다른 P형 트랜지스터의 소스에 인가하는 것을 특징으로 하는 전류차를 이용한 클래스 AB 증폭 장치
|
14 |
14
제1 입력신호를 인가받아 전압을 전류로 변환한 제1 내부신호 및 제3 내부신호를 출력하는 제1 전압전류변환부;제2 입력신호를 인가받아 전압을 전류로 변환한 제2 내부신호 및 제4 내부신호를 출력하는 제2 전압전류변환부;상기 제2 내부신호와 상기 제3 내부신호의 전류차를 제5 내부신호 및 제7 내부신호로 출력하는 제1 전류감산부;상기 제1 내부신호와 상기 제4 내부신호의 전류차를 제6 내부신호 및 제8 내부신호로 출력하는 제2 전류감산부;상기 제5 내부신호 및 상기 제7 내부신호를 인가받아 전압으로 변환한 제1 출력신호를 출력하는 제1 출력부; 상기 제6 내부신호 및 상기 제8 내부신호를 인가받아 전압으로 변환한 제2 출력신호를 출력하는 제2 출력부;상기 제1 전압전류변환부 및 상기 제2 전압전류변환부의 동작기준점을 제공하는 바이어스부; 및상기 제1 입력신호, 상기 제2 입력신호, 상기 제1 내부신호 및 상기 제2 내부신호를 인가받고 제1 억제신호를 상기 제1 전압전류변환부에 인가하고, 상기 제2 억제신호를 상기 제2 전압전류변환부에 인가하여 상기 제1 전압전류변환부 및 상기 제2 전압전류변환부의 공통모드 전류를 감소하는 공통모드 전류억제회로;를 포함하되,상기 제1 전압전류변환부는,전원전압이 제1 단자로 인가되고, 상기 제1 내부신호가 제2 단자로 인가되고, 제3 단자는 상기 제2 단자와 연결되는 제3 트랜지스터;상기 제3 트랜지스터의 상기 제3 단자와 제1 단자가 연결되고, 상기 제1 입력신호가 제2 입력단자로 입력되는 제1 트랜지스터;상기 전원전압이 제1 단자로 인가되고, 상기 제1 내부신호가 제2 단자로 인가되는 제4 트랜지스터; 및 상기 제4 트랜지스터의 제3 단자와 제1 단자 및 제2 단자가 연결되고, 제3 단자는 접지되는 제5 트랜지스터;를 포함하고,상기 제2 전압전류변환부는,상기 전원전압이 제1 단자로 인가되고, 상기 제2 내부신호가 제2 단자로 인가되고, 제3 단자는 상기 제2 단자와 연결되는 제6 트랜지스터;상기 제6 트랜지스터의 상기 제3 단자와 제1 단자가 연결되고, 상기 제2 입력신호가 제2 단자로 입력되는 제2 트랜지스터;상기 전원전압이 제1 단자로 인가되고, 상기 제2 내부신호가 제2 단자로 인가되는 제7 트랜지스터; 및상기 제7 트랜지스터의 제3 단자와 제1 단 및 제2 단자가 연결되고, 제3 단자는 접지되는 제8 트랜지스터;를 포함하는 것을 특징으로 하는 전류차를 이용한 클래스 AB 증폭 장치
|
15 |
15
제 14항에 있어서, 상기 공통모드 전류억제회로는전원전압이 제1 단자로 인가되고 상기 제1 내부신호가 제2 단자로 인가되는 제25 트랜지스터;전원전압이 제1 단자로 인가되고, 상기 제2 내부신호가 제2 단자로 인가되며 제3 단자는 상기 제25 트랜지스터의 제3 단자와 연결되는 제26 트랜지스터;상기 제25 트랜지스터의 제3 단자에 제1 단자가 연결되고, 제2 단자는 상기 제1 입력신호가 인가되고, 제3 단자에는 상기 제1 트랜지스터의 제1 단자에 연결되며, 제3 단자를 통해 상기 제1 억제신호를 출력하는 제27 트랜지스터; 및상기 제25 트랜지스터의 제3 단자에 제1 단자가 연결되고, 제2 단자는 상기 제2 입력신호가 인가되고, 제3 단자에는 상기 제2 트랜지스터의 제1 단자에 연결되며, 제3 단자를 통해 상기 제2 억제신호를 출력하는 제28 트랜지스터;를 포함하는 것을 특징으로 하는 전류차를 이용한 클래스 AB 증폭 장치
|
16 |
16
삭제
|
17 |
17
삭제
|
18 |
18
제 1항 또는 제 14항에 있어서, 상기 바이어스부는,상기 제1 트랜지스터의 제3 단자와 상기 제2 트랜지스터의 제3 단자가 모두 제1 단자에 연결되고 바이어스가 제2 단자에 입력되고 제3 단자는 접지되는 바이어스 트랜지스터;를 포함하는 것을 특징으로 하는 전류차를 이용한 클래스 AB 증폭 장치
|
19 |
19
제 1항 또는 제 14항에 있어서, 상기 제1 전류감산부는,전원전압이 제1 단자로 인가되고, 상기 제2 내부신호가 제2 단자로 인가되어 상기 제7 내부신호를 제3 단자로 출력하는 제9 트랜지스터;전원전압이 제1 단자로 인가되고, 상기 제2 내부신호가 제2 단자로 인가되어 상기 제5 내부신호를 제3 단자로 출력하는 제10 트랜지스터;상기 제7 내부신호가 제1 단자에 인가되고, 상기 제3 내부신호가 제2 단자로 인가되고 제3 단자는 접지되는 제11 트랜지스터; 및상기 제5 내부신호가 제1 단자에 인가되고, 상기 제3 내부신호가 제2 단자로 인가되고 제3 단자는 접지되는 제12 트랜지스터;를 포함하는 것을 특징으로 하는 전류차를 이용한 클래스 AB 증폭 장치
|
20 |
20
제 1항 또는 제 14항에 있어서, 상기 제2 전류감산부는,전원전압이 제1 단자로 인가되고, 상기 제4 내부신호가 제2 단자로 인가되어 상기 제8 내부신호를 제3 단자로 출력하는 제15 트랜지스터;전원전압이 제1 단자로 인가되고, 상기 제4 내부신호가 제2 단자로 인가되어 상기 제6 내부신호를 제3 단자로 출력하는 제16 트랜지스터;상기 제8 내부신호가 제1 단자에 인가되고, 상기 제1 내부신호가 제2 단자로 인가되고 제3 단자는 접지되는 제13 트랜지스터; 및상기 제6 내부신호가 제1 단자에 인가되고, 상기 제1 내부신호가 제2 단자로 인가되고 제3 단자는 접지되는 제14 트랜지스터;를 포함하는 것을 특징으로 하는 전류차를 이용한 클래스 AB 증폭 장치
|
21 |
21
제 1항 또는 제 14항에 있어서, 상기 제1 출력부는,전원전압이 제1 단자로 인가되고, 상기 제7 내부신호가 제2 단자로 인가되고 제3 단자는 상기 제2 단자와 연결되는 제17 트랜지스터;전원전압이 제1 단자로 인가되고, 상기 제7 내부신호가 제2 단자로 인가되고 제3 단자는 상기 제1 출력신호를 출력하는 제18 트랜지스터;상기 제5 내부신호가 제1 단자와 제2 단자에 인가되고, 제3 단자는 접지되는 제19 트랜지스터; 및제1 단자는 상기 제18 트랜지스터의 제3 단자와 연결되고, 제2 단자는 상기 제5 내부신호가 인가되며, 제3 단자는 접지되는 제20 트랜지스터;를 포함하는 것을 특징으로 하는 전류차를 이용한 클래스 AB 증폭 장치
|
22 |
22
삭제
|
23 |
23
삭제
|
24 |
24
삭제
|
25 |
25
삭제
|
26 |
26
삭제
|
27 |
27
삭제
|
28 |
28
삭제
|