맞춤기술찾기

이전대상기술

수평 구동형 전기기계 메모리 소자 및 그 제조방법

  • 기술번호 : KST2015000642
  • 담당센터 : 서울서부기술혁신센터
  • 전화번호 : 02-6124-6930
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 본 발명은 1층의 도전 층으로 수평방향으로 쓰기 워드라인, 비트라인 및 읽기 워드라인을 형성하고 비트라인의 일측에 캔틸레버 전극을 일체로 형성하여 쓰기 워드라인과 읽기 워드라인 사이로 수평 구동할 수 있게 한 수평 구동형 전기기계 메모리 소자 및 그 제조방법을 제공하고, 상기 수평 구동형 전기기계 메모리 소자를 단위 메모리 셀로 복수 개 배열한 2개 이상의 셀 스트링을 수평 및/또는 수직으로 적층하고, 상하층의 비트라인은 각 층의 라인 형성시 동시에 형성된 컨택 플러그를 통하여 수직하게 전기적으로 연결되는 구조를 갖는 수평 구동형 전기기계 메모리 소자 어레이를 제공한다.
Int. CL H01L 21/8247 (2006.01) H01L 27/115 (2006.01)
CPC H01L 41/0926(2013.01) H01L 41/0926(2013.01)
출원번호/일자 1020120080278 (2012.07.23)
출원인 서강대학교산학협력단
등록번호/일자 10-1383760-0000 (2014.04.03)
공개번호/일자 10-2014-0013413 (2014.02.05) 문서열기
공고번호/일자 (20140410) 문서열기
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 소멸
심사진행상태 수리
심판사항
구분 신규
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (2012.07.23)
심사청구항수 16

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 서강대학교산학협력단 대한민국 서울특별시 마포구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 최우영 대한민국 서울 동작구

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 권오준 대한민국 서울특별시 강남구 테헤란로 ***, 성지하이츠*차 ****호 (역삼동)(소중한특허법률사무소)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
1 서강대학교산학협력단 서울특별시 마포구
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 [특허출원]특허출원서
[Patent Application] Patent Application
2012.07.23 수리 (Accepted) 1-1-2012-0588632-76
2 선행기술조사의뢰서
Request for Prior Art Search
2013.03.13 수리 (Accepted) 9-1-9999-9999999-89
3 선행기술조사보고서
Report of Prior Art Search
2013.04.09 수리 (Accepted) 9-1-2013-0026374-53
4 의견제출통지서
Notification of reason for refusal
2013.09.16 발송처리완료 (Completion of Transmission) 9-5-2013-0645169-90
5 [명세서등 보정]보정서
[Amendment to Description, etc.] Amendment
2013.11.14 보정승인간주 (Regarded as an acceptance of amendment) 1-1-2013-1036418-23
6 [거절이유 등 통지에 따른 의견]의견(답변, 소명)서
[Opinion according to the Notification of Reasons for Refusal] Written Opinion(Written Reply, Written Substantiation)
2013.11.14 수리 (Accepted) 1-1-2013-1036443-65
7 등록결정서
Decision to grant
2014.02.24 발송처리완료 (Completion of Transmission) 9-5-2014-0129141-98
8 [출원서등 보정]보정서
[Amendment to Patent Application, etc.] Amendment
2015.03.04 수리 (Accepted) 1-1-2015-0212533-06
9 출원인정보변경(경정)신고서
Notification of change of applicant's information
2017.01.11 수리 (Accepted) 4-1-2017-5005781-67
10 출원인정보변경(경정)신고서
Notification of change of applicant's information
2019.01.22 수리 (Accepted) 4-1-2019-5014626-89
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1
소정의 평탄면을 갖는 기판; 상기 기판상에 각각 국부적으로 형성된 절연막으로 지지되며 제 1 수평방향으로 일정거리 이격되어 형성된 쓰기 워드라인과 읽기 워드라인;상기 쓰기 워드라인과 상기 읽기 워드라인 사이에서 상기 기판의 수직방향으로 전기적 컨택이 가능하게 형성된 비트라인; 및상기 비트라인의 일측에서 상기 제 1 수평방향과 수직한 제 2 수평방향으로 일정 길이를 가지며 상기 기판상에서 부양되도록 상기 비트라인과 일체로 형성된 캔틸레버 전극을 포함하여 구성되되,상기 쓰기 워드라인, 상기 읽기 워드라인, 상기 비트라인 및 상기 캔틸레버 전극은 동일한 도전층으로 각각 상기 기판으로부터 동일거리 떨어져 형성된 것을 특징으로 하는 수평 구동형 전기기계 메모리 소자
2 2
제 1 항에 있어서,상기 쓰기 워드라인과 상기 읽기 워드라인은 상기 캔틸레버 전극을 향하는 부위에 각각 쓰기 돌출부 및 읽기 돌출부를 갖는 것을 특징으로 하는 수평 구동형 전기기계 메모리 소자
3 3
제 2 항에 있어서,상기 캔틸레버 전극과 마주보는 상기 쓰기 돌출부의 측벽 및 상기 쓰기 돌출부와 마주보는 캔틸레버 전극의 측벽 중 어느 하나 이상에는 전하트랩 스페이서가 더 형성된 것을 특징으로 하는 수평 구동형 전기기계 메모리 소자
4 4
제 1 항 내지 제 3 항 중 어느 한 항에 있어서,상기 비트라인은 상기 기판상에서 적어도 컨택 플러그로 지지되는 것을 특징으로 하는 수평 구동형 전기기계 메모리 소자
5 5
제 4 항에 있어서,상기 컨택 플러그는 측면으로 상기 절연막과 동일한 물질이 더 감싸진 것을 특징으로 하는 수평 구동형 전기기계 메모리 소자
6 6
제 4 항에 의한 수평 구동형 전기기계 메모리 소자를 단위 메모리 셀로 하여 상기 제 2 수평방향으로 상기 비트라인이 일정거리 이격되며 상기 메모리 셀이 복수 개 배열한 제 1 셀 스트링; 및상기 제 1 셀 스트링을 180도 회전시킨 구조를 갖는 제 2 셀 스트링으로 상기 쓰기 워드라인 또는 상기 읽기 워드라인과 공유하도록 상기 제 1 셀 스트링 일측에서 상기 제 1 수평방향으로 확장 형성된 것을 특징으로 하는 수평 구동형 전기기계 메모리 소자 어레이
7 7
제 6 항에 있어서,상기 기판상에 상기 제 1 셀 스트링과 상기 제 2 셀 스트링이 상기 제 1 수평방향으로 한번 이상 교대로 반복되어 형성된 메모리 어레이층이 상기 각 비트라인을 지지하는 복수 개의 컨택 플러그와 상기 각 쓰기 워드라인 및 상기 각 읽기 워드라인을 지지하는 복수 개의 절연막을 사이에 두고 복수 층으로 수직 적층 되고,상기 각 컨택 플러그를 통하여 상하 메모리 어레이층의 상기 각 비트라인을 수직하게 전기적으로 연결시키는 것을 특징으로 하는 수평 구동형 전기기계 메모리 소자 어레이
8 8
제 7 항에 있어서,상기 각 컨택 플러그는 측면으로 상기 절연막과 동일한 물질이 더 감싸진 것을 특징으로 하는 수평 구동형 전기기계 메모리 소자 어레이
9 9
소정의 평탄면을 갖는 기판상에 절연막 층을 형성하는 제 1 단계;상기 절연막 층 상에 도전층을 형성하는 제 2 단계;상기 도전층을 식각하여 쓰기 워드라인, 읽기 워드라인, 비트라인 및 캔틸레버 전극을 형성하는 제 3 단계; 및상기 쓰기 워드라인, 읽기 워드라인, 비트라인 및 캔틸레버 전극을 마스크로 하여 상기 절연막 층을 식각하여, 상기 캔틸레버 전극이 상기 기판상에서 부양되도록 하는 제 4 단계를 포함하여 구성된 것을 특징으로 하는 수평 구동형 전기기계 메모리 소자의 제조방법
10 10
제 9 항에 있어서,상기 제 2 단계와 상기 제 3 단계 사이에는, 상기 캔틸레버 전극의 폭, 상기 캔틸레버 전극과 상기 쓰기 워드라인 사이의 간격 및 상기 캔틸레버 전극과 상기 읽기 워드라인 사이의 간격을 결정하기 위한 미세 패턴 형성 공정을 더 진행하는 것을 특징으로 하는 수평 구동형 전기기계 메모리 소자의 제조방법
11 11
제 9 항에 있어서,상기 제 2 단계와 상기 제 3 단계 사이에는, 상기 캔틸레버 전극과 상기 쓰기 워드라인 사이의 간격을 결정하기 위한 제 1 미세 패턴 형성 공정과, 상기 제 1 미세 패턴의 길이 방향으로 일 측벽 또는 마주보는 양 측벽에 전하트랩 스페이서를 형성하기 위한 공정을 더 진행하는 것을 특징으로 하는 수평 구동형 전기기계 메모리 소자의 제조방법
12 12
제 11 항에 있어서,상기 제 2 단계와 상기 제 3 단계 사이에는, 상기 제 1 미세 패턴 형성 공정 이후에 상기 전하트랩 스페이서 형성 공정과 함께 또는 상기 전하트랩 스페이서 형성 공정을 전후하여 상기 캔틸레버 전극의 폭 및 상기 캔틸레버 전극과 상기 읽기 워드라인 사이의 간격을 결정하기 위한 제 2 미세 패턴 형성 공정을 더 진행하는 것을 특징으로 하는 수평 구동형 전기기계 메모리 소자의 제조방법
13 13
제 9 항 내지 제 12 항 중 어느 한 항에 있어서,상기 제 1 단계와 상기 제 2 단계 사이에는, 상기 절연막 층 상에 비트라인 컨택 플러그용 컨택 홀을 형성하는 단계를 더 진행하는 것을 특징으로 하는 수평 구동형 전기기계 메모리 소자의 제조방법
14 14
제 13 항에 있어서,상기 제 4 단계에서 상기 절연막 층의 식각은 상기 절연막 층이 상기 쓰기 워드라인, 상기 읽기 워드라인 및 상기 비트라인의 각 하부에 국부적으로 남아 있도록 식각하는 것을 특징으로 하는 수평 구동형 전기기계 메모리 소자의 제조방법
15 15
제 9 항 내지 제 12 항 중 어느 한 항에 있어서,상기 제 1 단계와 상기 제 2 단계 사이에는, 상기 절연막 층 상에 비트라인 컨택 플러그용 컨택 홀, 쓰기 워드라인 지지용 컨택 홀 및 읽기 워드라인 지지용 컨택 홀을 형성하는 단계를 더 진행하는 것을 특징으로 하는 수평 구동형 전기기계 메모리 소자의 제조방법
16 16
제 9 항 내지 제 12 항 중 어느 한 항에 있어서,상기 제 1 단계와 상기 제 2 단계 사이에는, 상기 절연막 층 상에 쓰기 워드라인 지지용 컨택 홀 및 읽기 워드라인 지지용 컨택 홀을 형성하고 상기 각 지지용 컨택 홀에 상기 절연막 층의 물질보다 식각률이 낮은 절연물질을 채운 다음 상기 절연막 층 상에 비트라인 컨택 플러그용 컨택 홀을 형성하는 단계를 더 진행하는 것을 특징으로 하는 수평 구동형 전기기계 메모리 소자의 제조방법
지정국 정보가 없습니다
패밀리정보가 없습니다
순번, 연구부처, 주관기관, 연구사업, 연구과제의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 국가R&D 연구정보 정보 표입니다.
순번 연구부처 주관기관 연구사업 연구과제
1 교육과학기술부 서강대학교산학협력단 기초연구사업 중견연구자지원사업(핵심연구:협동) 저전력 나노 전기기계 비휘발성 메모리 소자 개발
2 교육과학기술부 서강대학교산학협력단 기초연구사업 중견연구자지원사업(핵심연구:개인) 신경망 구현을 위한 저전력, 고성능, 고집적 기능전환형 삼차원 나노전기기계 연산 시스템 개발
3 미래창조과학부 서강대학교산학협력단 정보통신기술인력양성 정보통신용 아날로그IP 기술 개발 (Development of Analog IP Techniques for ICT)