1 |
1
전원 제어 발진기 및 상기 전원 제어 발진기에 대한 전원 안정기로 이용되는 연산 증폭기를 포함하는 전원 안정 전압 제어 발진기에 있어서,상기 연산 증폭기의 출력 신호를 피드백하여 상기 연산 증폭기의 반전 입력 단자로 입력하는 부궤환 회로가 구비되고상기 부궤환 회로는 수동 소자로 구성된 루프 필터를 포함하는능동 루프 필터 기능을 탑재한 전원 안정 전압 제어 발진기
|
2 |
2
제1항에 있어서,상기 전원 안정 전압 제어 발진기의 출력 주파수가 최대가 되도록 상기 전원 안정기의 드롭-아웃 전압을 최소화하기 위해 PMOS를 더 포함하는 것을 특징으로 하는 능동 루프 필터 기능을 탑재한 전원 안정 전압 제어 발진기
|
3 |
3
제2항에 있어서,상기 PMOS의 게이트 단자의 입력단은 상기 연산 증폭기의 출력단과 연결되고, 상기 PMOS의 소스 단자에는 전원 전압이 연결되며,상기 부궤환 회로는 상기 PMOS의 드레인 단자의 출력 신호를 피드백하여 상기 연산 증폭기의 반전 입력 단자로 입력하는 것을 특징으로 하는 능동 루프 필터 기능을 탑재한 전원 안정 전압 제어 발진기
|
4 |
4
제1항에 있어서,상기 전원 제어 발진기의 전원 전압이 0
|
5 |
5
제1항에 있어서,상기 루프 필터는 병렬로 연결된 저항과 캐패시터를 포함하는 것을 특징으로 하는 능동 루프 필터 기능을 탑재한 전원 안정 전압 제어 발진기
|
6 |
6
제5항에 있어서,상기 루프 필터는 노치 필터(notch filter)를 포함하는 것을 특징으로 하는 능동 루프 필터 기능을 탑재한 전원 안정 전압 제어 발진기
|
7 |
7
위상 주파수 검출기, 주파수 분주기, 차지 펌프, 루프 필터 및 전원 제어 발진기를 포함하는 위상 고정 루프에 있어서,상기 위상 고정 루프는 하나의 연산 증폭기를 더 포함하고상기 루프 필터 및 상기 전원 제어 발진기는 상기 연산 증폭기를 공유하여능동 루프 필터 및 상기 전원 제어 발진기에 대한 전원 안정 전압 제어 발진기 기능을 갖는 것을 특징으로 하는 위상 고정 루프
|
8 |
8
제7항에 있어서,상기 전원 안정 전압 제어 발진기는 상기 전원 안정 전압 제어 발진기의 출력 주파수가 최대가 되도록 상기 전원 안정기의 드롭-아웃 전압을 최소화하기 위해 PMOS를 더 포함하는 것을 특징으로 하는 위상 고정 루프
|
9 |
9
제7항에 있어서,상기 전원 안정 전압 제어 발전기의 전원 전압이 0
|
10 |
10
제7항에 있어서,상기 능동 루프 필터는 병렬로 연결된 저항과 캐패시터를 더 포함하는 것을 특징으로 하는 위상 고정 루프
|
11 |
11
제10항에 있어서,상기 능동 루프 필터는 노치 필터(notch filter)를 포함하는 것을 특징으로 하는 위상 고정 루프
|
12 |
12
입력단의 신호에 대응하는 신호를 출력하는 전원 제어 발진기;상기 전원 제어 발진기의 피드백 신호에 대응하는 입력 신호가 반전 입력 단자로 입력되고, 기준 전압이 비반전 입력 단자로 입력되며, 출력단이 상기 전원 제어 발진기의 상기 입력단과 연결되며, 상기 전원 제어 발진기에 대한 전원 안정기로 이용되는 연산 증폭기;상기 연산 증폭기의 상기 출력 신호를 피드백하여 상기 연산 증폭기의 반전 입력 단자로 입력하는 부궤환 회로를 포함하며,상기 부궤환 회로는,수동 소자를 포함하는 루프 필터를 포함하여 상기 연산 증폭기와 상호 작용하여 능동 루프 필터 기능을 갖는 것을 특징으로 하는 전원 안정 전압 제어 발진기
|
13 |
13
제12항에 있어서,상기 전원 안정 전압 제어 발진기는게이트 단자의 입력단은 상기 연산 증폭기의 출력단과 연결되고, 드레인 단자에는 전원 전압이 연결되며, 소스 단자의 출력단은 상기 전원 제어 발진기의 상기 입력단과 연결된 PMOS; 를 더 포함하고,상기 PMOS의 소스 단자의 출력 신호를 피드백하여 상기 연산 증폭기의 반전 입력 단자로 입력하는 부궤환 회로를 포함하는 능동 루프 필터 기능을 탑재한 전원 안정 전압 제어 발진기
|
14 |
14
제12항에 있어서,상기 전원 제어 발진기의 전원 전압이 0
|
15 |
15
입력 신호에 대응하는 클럭을 출력하는 전원 안정 전압 제어 발진기;상기 전원 안정 전압 제어 발진기의 피드백 신호를 입력 받는 주파수 분주기;기준 클럭과 상기 주파수 분주기의 출력을 입력 받아 비교하여 상기 두 주파수의 차이에 해당하는 펄스를 출력하는 위상 주파수 검출기;상기 두 주파수의 차이에 해당하는 펄스에 기초하여 전하량을 조절하는 차지 펌프;상기 차지 펌프의 출력이 반전 입력 단자로 입력 되고, 기준 전압이 비반전 입력 단자로 입력되며, 출력단이 상기 전원 안정 전압 제어 발진기의 상기 입력단과 연결되며, 상기 전원 안정 전압 제어 발진기에 대한 전원 안정기 기능을 갖는 연산 증폭기;상기 연산 증폭기의 상기 출력 신호를 피드백하여 상기 연산 증폭기의 반전 입력 단자로 입력하는 부궤환 회로를 포함하며,상기 부궤환 회로는,수동 소자를 포함하는 루프 필터를 포함하여 상기 연산 증폭기와 상호 작용하여 능동 루프 필터 기능을 갖는 것을 특징으로 하는 위상 고정 루프
|