1 |
1
서로 일정간격 이격되어 배치된 제 1, 2 기판과;상기 제 1기판에 서브픽셀 단위로 형성된 적어도 하나의 박막트랜지스터를 가지는 어레이 소자와;상기 제 2기판 상에 형성된 제 1전극과;상기 제 1 전극 상부의 각 서브픽셀을 구획하는 외곽 영역에 형성된 버퍼층과 격벽과;상기 격벽으로 구획된 각 서브픽셀 영역에 형성된 유기전계발광층과;상기 유기전계발광층이 형성된 제 2기판 상에 형성되는 제 2전극과;상기 제 2 전극 상에 형성된 게터와;상기 각 서브픽셀 별로 대응되는 상기 제 1기판 상의 박막트랜지스터와 제 2기판 상의 제 2 전극을 전기적으로 연결시키는 전도성 컬럼스페이서를 포함하고,상기 게터는 수평 방향으로 배치되어 있는 컬럼스페이서들에 나란한 방향으로 상기 서브 픽셀 영역 상에 배치되어 있는 것을 특징으로 하는 유기전계발광표시장치
|
2 |
2
삭제
|
3 |
3
제 1항에 있어서, 상기 게터는 다수개의 슬릿 패턴으로 구성된 것을 특징으로 하는 유기전계발광표시장치
|
4 |
4
제 3 항에 있어서, 상기 슬릿 패턴의 폭은 50[㎛]를 갖고, 그 간격은 100[㎛]을 갖는 것을 특징으로 하는 유기전계발광표시장치
|
5 |
5
제 1항에 있어서, 상기 격벽 영역에는 보조전극을 더 포함하는 것을 특징으로 하는 유기전계발광표시장치
|
6 |
6
제 1항에 있어서, 상기 유기전계발광층은 고분자 물질 또는 저분자 물질로 형성됨을 특징으로 하는 유기전계발광표시장치
|
7 |
7
기판 상에 제 1 전극을 형성하는 단계와;상기 제 1 전극이 형성된 기판 상에 각각의 서브픽셀들을 구획하는 버퍼층을 형성하는 단계와;상기 버퍼층이 형성된 기판 상에 컬럼스페이서와 격벽을 형성하는 단계와;상기 격벽과 컬럼스페이서가 형성된 기판 상에 유기전계발광층을 형성하는 단계와;상기 유기전계발광층이 형성된 기판 상에 제 2전극을 형성하는 단계와;상기 제 2 전극 상에 게터를 형성하는 단계를 포함하고,상기 게터는 수평 방향으로 배치되어 있는 컬럼스페이서들에 나란한 방향으로 상기 서브 픽셀 영역 상에 형성하는 것을 특징으로 하는 유기전계발광표시장치 제조방법
|
8 |
8
삭제
|
9 |
9
제 7 항에 있어서, 상기 게터는 다수개의 슬릿 패턴으로 형성하는 것을 특징으로 하는 유기전계발광표시장치 제조방법
|
10 |
10
제 9 항에 있어서, 상기 슬릿 패턴의 폭은 50[㎛]를 갖고, 그 간격은 100[㎛]을 갖는 것을 특징으로 하는 유기전계발광표시장치 제조방법
|
11 |
11
제 7 항에 있어서, 상기 기판 상에 보조전극 형성 공정을 더 포함하는 것을 특징으로 하는 유기전계발광표시장치 제조방법
|
12 |
12
제 7 항에 있어서, 상기 유기전계발광층은 고분자 물질 또는 저분자 물질로 형성됨을 특징으로 하는 유기전계발광표시장치 제조방법
|
13 |
13
제 7 항에 있어서, 상기 게터 형성은 쉐도우 마스크를 사용하여 형성하는 것을 특징으로 하는 유기전계발광표시장치 제조방법
|