1 |
1
화소부와 제 1 회로부 및 제 2 회로부로 구분되는 제 1 기판을 제공하는 단계;상기 화소부 및 제 1, 2 회로부에 액티브패턴을 형성하며, 상기 화소부의 액티브패턴의 소정영역에 스토리지패턴을 형성하는 단계;상기 제 1 기판 위에 게이트절연막을 형성하는 단계;상기 제 1 회로부에 게이트전극을 형성하며, 상기 제 1 회로부의 액티브패턴의 소정영역에 p+ 소오스/드레인영역을 형성하는 단계;상기 화소부와 제 2 회로부에 게이트전극을 형성하며, 상기 화소부에 공통라인을 형성하는 단계;상기 화소부와 제 2 회로부의 액티브패턴의 소정영역에 n+ 소오스/드레인영역을 형성하는 단계;상기 제 1 기판 위에 게이트라인을 형성하는 단계;상기 제 1 기판 위에 층간절연막을 형성하는 단계;상기 게이트절연막과 층간절연막의 일부 영역을 제거하여 각각 상기 액티브패턴의 소오스영역과 드레인영역을 노출시키는 제 1 콘택홀과 제 2 콘택홀을 형성하는 단계;상기 제 1 콘택홀 및 제 2 콘택홀을 통해 각각 상기 액티브패턴의 소오스영역과 전기적으로 접속하는 소오스전극 및 드레인전극을 형성하며, 상기 게이트라인과 교차하여 화소영역을 정의하는 데이터라인을 형성하는 단계;상기 소오스전극과 드레인전극 및 데이터라인 하부에 상기 소오스전극과 드레인전극 및 데이터라인과 동일한 형태로 패터닝된 제 1 소오스전극패턴과 제 1 드레인전극패턴 및 제 1 데이터라인패턴을 형성하는 단계;상기 소오스전극과 드레인전극 및 데이터라인 상부에 상기 소오스전극과 드레인전극 및 데이터라인과 동일한 형태로 패터닝된 제 2 소오스전극패턴과 제 2 드레인전극패턴 및 제 2 데이터라인패턴을 형성하는 단계;제 2 기판을 제공하는 단계;상기 제 1 기판 또는 제 2 기판 중 어느 하나의 기판상에 액정층을 형성하는 단계; 및상기 제 1 기판과 제 2 기판을 합착하는 단계를 포함하며, 상기 제 1 드레인전극패턴의 일부는 상기 화소영역으로 연장되어 화소전극을 구성하는 것을 특징으로 하는 액정표시장치의 제조방법
|
2 |
2
제 1 항에 있어서, 상기 화소부의 게이트전극과 공통라인 및 게이트라인은 동일한 마스크공정을 통해 형성하는 것을 특징으로 하는 액정표시장치의 제조방법
|
3 |
3
제 1 항에 있어서, 상기 액티브패턴은 다결정 실리콘 박막으로 이루어진 것을 특징으로 하는 액정표시장치의 제조방법
|
4 |
4
제 3 항에 있어서, 상기 스토리지패턴은 상기 다결정 실리콘 박막에 n+ 불순물을 주입하여 형성하는 것을 특징으로 하는 액정표시장치의 제조방법
|
5 |
5
제 1 항에 있어서, 상기 제 1 회로부에 게이트전극을 형성하며, 상기 제 1 회로부의 액티브패턴의 소정영역에 p+ 소오스/드레인영역을 형성하는 단계는상기 제 1 기판 위에 제 1 도전막을 형성하는 단계;제 1 차단막으로 상기 화소부와 제 2 회로부 전부를 가리는 단계;상기 제 1 차단막을 마스크로 상기 제 1 도전막을 선택적으로 제거하여 상기 제 1 회로부에 게이트전극을 형성하는 단계; 및상기 게이트전극을 마스크로 상기 제 1 회로부에 고농도의 p+ 이온을 주입하여 상기 제 1 회로부의 액티브패턴의 소정영역에 p+ 소오스/드레인영역을 형성하는 단계를 포함하는 것을 특징으로 하는 액정표시장치의 제조방법
|
6 |
6
제 5 항에 있어서, 상기 화소부와 제 2 회로부에 게이트전극을 형성하는 단계는제 2 차단막으로 상기 제 1 회로부 전부 및 상기 화소부와 제 2 회로부의 일부를 가리는 단계; 및상기 제 2 차단막을 마스크로 상기 제 1 도전막을 선택적으로 제거하여 상기 화소부와 제 2 회로부에 게이트전극을 형성하는 단계를 포함하는 것을 특징으로 하는 액정표시장치의 제조방법
|
7 |
7
제 1 항에 있어서, 상기 소오스전극과 드레인전극 및 데이터라인을 형성하고, 제 1 소오스전극패턴과 제 1 드레인전극패턴 및 제 1 데이터라인패턴을 형성하며, 제 2 소오스전극패턴과 제 2 드레인전극패턴 및 제 2 데이터라인패턴을 형성하는 단계는상기 제 1 콘택홀과 제 2 콘택홀의 내부를 포함하는 제 1 기판 전면에 제 2 도전막과 제 1 감광막을 형성하는 단계;상기 제 1 감광막의 일부를 제거하여 상기 제 1 콘택홀과 제 2 콘택홀의 내부 일부를 제외한 영역의 상기 제 2 도전막을 노출시키는 단계;상기 노출된 일부의 제 2 도전막을 제거하여 상기 액티브패턴의 소오스영역과 드레인영역 위에 상기 제 2 도전막으로 이루어진 배리어메탈층을 형성하는 단계;상기 제 1 기판 전면에 제 3 도전막과 제 4 도전막 및 제 5 도전막을 형성하는 단계;상기 제 1 기판의 제 1 영역에 제 1 두께를 갖는 제 1 감광막패턴을 형성하며, 제 2 영역에 제 2 두께를 갖는 제 2 감광막패턴을 형성하는 단계;상기 제 1 감광막패턴 및 제 2 감광막패턴을 마스크로 하여 상기 제 3 도전막과 제 4 도전막 및 제 5 도전막을 선택적으로 제거함으로써, 상기 제 1 영역에 상기 제 4 도전막으로 이루어진 소오스전극과 드레인전극 및 데이터라인을 형성하며, 상기 제 2 영역에 상기 제 3 도전막으로 이루어진 화소전극과 상기 제 4 도전막 및 제 5 도전막으로 이루어진 제 4 도전막패턴 및 제 5 도전막패턴을 형성하는 단계;상기 제 2 감광막패턴을 제거하는 동시에 상기 제 1 감광막패턴의 일부를 제거하여 제 3 두께의 제 3 감광막패턴을 형성하는 단계; 및상기 제 3 감광막패턴을 마스크로 하여 상기 제 2 영역의 상기 제 4 도전막패턴과 제 5 도전막패턴을 제거하여 상기 화소전극을 노출시키는 단계를 포함하는 것을 특징으로 하는 액정표시장치의 제조방법
|
8 |
8
제 7 항에 있어서, 상기 소오스전극과 드레인전극 및 데이터라인 하부에는 상기 제 3 도전막으로 이루어지며 그 측면이 상기 소오스전극과 드레인전극 및 데이터라인과 동일한 형태로 패터닝된 제 1 소오스전극패턴과 제 1 드레인전극패턴 및 제 1 데이터라인패턴이 형성되는 것을 특징으로 하는 액정표시장치의 제조방법
|
9 |
9
제 7 항에 있어서, 상기 제 1 감광막패턴은 애싱공정을 통해 실질적으로 상기 제 2 감광막패턴의 두께만큼 줄어든 제 3 두께의 제 3 감광막패턴으로 패터닝되는 것을 특징으로 하는 액정표시장치의 제조방법
|
10 |
10
제 7 항에 있어서, 상기 제 1 영역은 소오스전극과 드레인전극 및 데이터라인이 형성되는 영역인 것을 특징으로 하는 액정표시장치의 제조방법
|
11 |
11
제 7 항에 있어서, 상기 제 2 영역은 화소전극이 형성되는 영역인 것을 특징으로 하는 액정표시장치의 제조방법
|
12 |
12
제 7 항에 있어서, 상기 제 1 두께는 상기 제 2 두께보다 두꺼운 것을 특징으로 하는 액정표시장치의 제조방법
|
13 |
13
제 7 항에 있어서, 상기 제 2 도전막과 제 4 도전막은 알루미늄, 알루미늄 합금, 텅스텐, 구리, 크롬 또는 몰리브덴과 같은 불투명한 도전물질로 형성하는 것을 특징으로 하는 액정표시장치의 제조방법
|
14 |
14
제 7 항에 있어서, 상기 제 3 도전막과 제 5 도전막은 인듐-틴-옥사이드 또는 인듐-징크-옥사이드와 같은 투명한 도전물질로 형성하는 것을 특징으로 하는 액정표시장치의 제조방법
|