1 |
1
표시영역 및 상기 표시영역 외측으로 제 1 내지 제 4 비표시영역이 정의된 제 1 기판과; 상기 제 1 기판상의 상기 표시영역에 일방향으로 연장하는 게이트 배선과; 상기 제 1 기판상의 상기 제 2 및 제 4 비표시영역에 형성된 공통배선과; 상기 게이트 및 공통배선 상부로 전면에 형성된 게이트 절연막과; 상기 게이트 절연막 상부로 상기 표시영역에 상기 게이트 배선과 교차하며 형성된 데이터 배선과; 상기 데이터 배선 위로 형성된 보호층과; 상기 보호층 상부로 상기 표시영역에 대응하여 화소전극과, 상기 제 1 비표시영역에 대응하여 상기 보호층 위로 형성된 다수의 제 1 화소패턴과; 상기 제 2 내지 제 4 비표시영역에 대응하여 상기 보호층 위로 상기 제 1 화소패턴과 다른 두께를 가지며 형성된 다수의 제 2 화소패턴과; 상기 제 1 기판과 마주하는 제 2 기판과; 상기 제 2 기판 내측면에 형성된 컬러필터층과; 상기 컬러필터층과 접촉하며 전면에 형성된 공통전극과; 상기 제 1, 2 화소패턴에 접촉하며 동일한 두께를 가지며 형성된 씰패턴과; 상기 씰패턴 내측으로 상기 제 1, 2 기판 사이에 형성된 액정층 을 포함하는 액정표시장치
|
2 |
2
제 1 항에 있어서, 상기 데이터 배선 하부에는 상기 데이터배선과 동일한 형태를 가지며 일정한 두께를 갖는 반도체패턴을 더욱 포함하는 액정표시장치
|
3 |
3
제 1 항 또는 제 2 항에 있어서, 상기 공통배선은 상기 게이트 배선과 동일한 두께를 갖는 것이 특징인 액정표시장치
|
4 |
4
제 1 항 또는 제 2 항에 있어서, 상기 다수의 제 1 화소패턴은 상기 화소전극과 동일한 두께를 갖는 것이 특징인 액정표시장치
|
5 |
5
제 1 항 또는 제 2 항에 있어서, 상기 제 1 내지 제 4 비표시영역에서 서로 다른 구성요소로 적층된 각 물질층의 총 두께가 동일한 것이 특징인 액정표시장치
|
6 |
6
제 5 항에 있어서, 상기 제 2 화소패턴은, 상기 데이터 배선과 게이트 배선 두께의 차이만큼을 상기 제 1 화소패턴의 두께에 대해 더하거나 뺀 정도의 두께를 갖는 것이 특징인 액정표시장치
|
7 |
7
제 5 항에 있어서, 상기 제 2 화소패턴의 두께는, 상기 제 1 화소패턴과 데이터 배선과 반도체패턴의 총 두께에서 상기 게이트 배선 두께를 뺀 값인 것이 특징인 액정표시장치
|
8 |
8
제 1 항 또는 제 2 항에 있어서, 상기 제 2 기판 내측면에 상기 제 1 내지 제 4 비표시영역에 대응하여 형성된 제 1 블랙매트릭스와, 상기 제 1 블랙매트릭스 내측으로 상기 게이트 및 데이터 배선에 대응하여 형성된 제 2 블랙매트릭스와; 상기 공통전극 하부로 상기 제 2 블랙매트릭스와 중첩하는 다수의 패턴드 스페이서 를 더욱 포함하는 액정표시장치
|
9 |
9
제 1 항 또는 제 2 항에 있어서, 상기 제 1, 2 기판에는 상기 액정층과 각각 접촉하는 제 1, 2 배향막을 더욱 포함하는 액정표시장치
|
10 |
10
제 9 항에 있어서, 상기 제 1 기판에 형성된 제 1 배향막은 상기 표시영역에 대응하여 형성된 것이 특징인 액정표시장치
|
11 |
11
제 1 항 또는 제 2 항에 있어서, 상기 제 1 기판은 상기 씰패턴 외측으로, 상기 제 1 비표시영역에 상기 데이터 배선과 연결된 데이트 패드를 갖는 데이터 패드부와, 상기 제 2 비표시영역에 상기 게이트 배선과 연결된 게이트 패드를 갖는 게이트 패드부를 더욱 포함하는 액정표시장치
|
12 |
12
제 1 항 또는 제 2 항에 있어서, 상기 제 1 기판은 표시영역에 상기 게이트 배선과 데이터 배선 및 상기 화소전극과 연결되는 박막트랜지스터를 더욱 포함하는 액정표시장치
|
13 |
13
표시영역 및 상기 표시영역 외측으로 제 1 내지 제 4 비표시영역이 정의된 제 1 기판상의 상기 표시영역에 일방향으로 연장하는 게이트 배선과, 상기 제 3 및 제 4 비표시영역에 공통배선을 형성하는 단계와; 상기 게이트 및 공통배선 상부로 전면에 게이트 절연막을 형성하는 단계와; 상기 게이트 절연막 상부로 상기 표시영역에 상기 게이트 배선과 교차하며 형성된 데이터 배선을 형성하는 단계와; 상기 데이터 배선 위로 전면에 보호층을 형성하는 단계와; 상기 보호층 상부로 상기 표시영역에 대응하여 화소전극과, 상기 제 1 비표시영역에 대응하여 다수의 제 1 화소패턴을 형성하는 단계와; 상기 보호층 위로 제 2 내지 제 4 비표시영역에 대응하여 상기 제 1 화소패턴과 다른 두께를 갖는 다수의 제 2 화소패턴을 형성하는 단계와; 상기 제 1 기판과 마주하는 제 2 기판의 내측면에 컬러필터층을 형성하는 단계와; 상기 컬러필터층 하부로 전면에 공통전극을 형성하는 단계와; 상기 제 1, 2 화소패턴에 대응하여 상기 제 1, 2 기판과 동시에 접촉하며 동일한 두께를 갖는 씰패턴을 형성하는 단계와; 상기 씰패턴 내측으로 상기 제 1, 2 기판 사이에 액정층을 형성하는 단계 를 포함하는 액정표시장치의 제조 방법
|
14 |
14
제 13 항에 있어서, 상기 공통전극은 상기 게이트 배선과 동일한 두께를 갖도록 형성하는 것이 특징인 액정표시장치의 제조 방법
|
15 |
15
제 13 항에 있어서, 상기 다수의 제 1 화소패턴은 상기 화소전극과 동일한 두께를 갖도록 형성하는 것이 특징인 액정표시장치의 제조 방법
|
16 |
16
제 13 항에 있어서, 제 1 내지 제 4 비표시영역에서 서로 다른 구성요소로 적층된 각 물질층의 총 두께가 동일하도록 형성하는 것을 특징으로 하는 액정표시장치의 제조 방법
|
17 |
17
제 13 항에 있어서, 상기 제 2 화소패턴은, 상기 데이터 배선과 게이트 배선 두께의 차이만큼을 상기 제 1 화소패턴의 두께에 대해 더하거나 뺀 정도의 두께를 갖도록 형성하는 것이 특징인 액정표시장치의 제조 방법
|
18 |
18
제 13 항에 있어서, 상기 데이터 배선을 형성하는 단계는, 상기 데이터 배선 하부로 상기 데이터 배선과 동일한 형태의 반도체 패턴을 형성하는 단계를 더욱 포함하는 액정표시장치의 제조 방법
|
19 |
19
제 18 항에 있어서, 상기 제 2 화소패턴의 두께는, 상기 제 1 화소패턴과 데이터 배선과 반도체패턴의 총 두께에서 상기 게이트 배선 두께를 뺀 값을 갖도록 형성하는 것이 특징인 액정표시장치의 제조 방법
|
20 |
20
제 13 항 또는 제 18항에 있어서, 상기 제 2 기판 내측면에 상기 제 1 내지 제 4 비표시영역에 대응하여 형성된 제 1 블랙매트릭스와, 상기 제 1 블랙매트릭스 내측으로 상기 게이트 및 데이터 배선에 대응하여 제 2 블랙매트릭스를 형성하는 단계와; 상기 공통전극 하부로 상기 제 2 블랙매트릭스와 중첩하는 다수의 패턴드 스페이서를 형성하는 단계와; 상기 화소전극 위로 상기 표시영역에 대응하여 제 1 배향막을 형성하는 단계와; 상기 패턴드 스페이서 및 공통전극 하부로 제 2 배향막을 형성하는 단계 를 더욱 포함하는 액정표시장치의 제조 방법
|
21 |
21
제 13 항 또는 제 18 항에 있어서, 상기 제 1 기판에 있어, 상기 씰패턴 외측으로, 상기 제 1 비표시영역에 상기 데이터 배선과 연결된 데이트 패드전극과, 상기 제 2 비표시영역에 상기 게이트 배선과 연결된 게이트 패드전극을 형성하는 단계를 더욱 포함하는 액정표시장치의 제조 방법
|
22 |
22
제 13 항 또는 제 14 항에 있어서, 상기 제 1 기판상의 표시영역에는 상기 게이트 배선과 데이터 배선 및 상기 화소전극과 연결되는 박막트랜지스터를 형성하는 단계를 더욱 포함하는 액정표시장치의 제조 방법
|