맞춤기술찾기

이전대상기술

신경망용병렬프로세서에서모듈러메모리를이용한실시간데이터처리방법

  • 기술번호 : KST2015073643
  • 담당센터 : 대전기술혁신센터
  • 전화번호 : 042-610-2279
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 본 발명은 신경망(neural network)인 병렬 프로세서(parellel processor)의 실시간 데이타 처리방법에 관한 것으로, 호스트 컴퓨터에서 병렬 프로세서(fine granin형 PE를 갖는 MIMD 프로세서)의 메모리에 베이스 어드레스를 보내도 PE는 상대 어드레스만 보내어 베이스 어드레스의 크기(k)에 대해서 2k배로 각 PE의 메모리를 확장(2k개의 메모리모듈)하여 사용하는 모듈러 메모리를 구성하고, 신경망의 응용 프로그램을 위한 데이타를 프로그램별로 분리하여 각 메모리모듈에 한번에 다운로딩한다. 이러한 구성에 동작신호를 보낼때 필요한 데이타가 있는 메모리모듈을 지정(베이스 어드레스의 지정)하여 해당 프로그램을 위한 메모리모듈을 사용하고, 새로운 프로그램의 다운로딩때는 이에 필요한 모듈을 새롭게 지정하는 방법을 이용하여 실시간 데이타처리가 되도록 하는 것이 특징이다.
Int. CL G06F 13/38 (2006.01)
CPC G06N 3/063(2013.01) G06N 3/063(2013.01) G06N 3/063(2013.01)
출원번호/일자 1019920006002 (1992.04.10)
출원인 한국전자통신연구원
등록번호/일자 10-0081227-0000 (1995.01.10)
공개번호/일자 10-1993-0022213 (1993.11.23) 문서열기
공고번호/일자 1019940009832 (19941017) 문서열기
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 소멸
심사진행상태 수리
심판사항
구분
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (1992.04.10)
심사청구항수 10

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 한국전자통신연구원 대한민국 대전광역시 유성구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 김종문 대한민국 대전직할시유성구
2 이흠복 대한민국 대전직할시중구
3 김명원 대한민국 대전직할시유성구

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 김영길 대한민국 서울특별시 강남구 테헤란로 ***, 대흥빌딩 ***호 (역삼동)
2 김명섭 대한민국 서울특별시 강남구 테헤란로**길 *, 테헤란오피스빌딩 ***호 시몬국제특허법률사무소 (역삼동)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
1 재단법인한국전자통신연구소 대한민국 대전직할시유성구
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 대리인선임신고서
Notification of assignment of agent
1992.04.10 수리 (Accepted) 1-1-1992-0033653-58
2 특허출원서
Patent Application
1992.04.10 수리 (Accepted) 1-1-1992-0033651-67
3 대리인선임신고서
Notification of assignment of agent
1992.04.10 수리 (Accepted) 1-1-1992-0033652-13
4 출원심사청구서
Request for Examination
1992.04.10 수리 (Accepted) 1-1-1992-0033654-04
5 의견제출통지서
Notification of reason for refusal
1994.06.30 발송처리완료 (Completion of Transmission) 1-5-1992-0010954-06
6 지정기간연장신청서
Request for Extension of Designated Period
1994.07.28 수리 (Accepted) 1-1-1992-0033655-49
7 의견서
Written Opinion
1994.08.30 수리 (Accepted) 1-1-1992-0033656-95
8 명세서등보정서
Amendment to Description, etc.
1994.08.30 수리 (Accepted) 1-1-1992-0033657-30
9 출원공고결정서
Written decision on publication of examined application
1994.09.22 발송처리완료 (Completion of Transmission) 1-5-1992-0010955-41
10 등록사정서
Decision to grant
1994.12.30 발송처리완료 (Completion of Transmission) 1-5-1992-0010956-97
11 출원인정보변경(경정)신고서
Notification of change of applicant's information
2001.04.19 수리 (Accepted) 4-1-2001-0046046-20
12 출원인정보변경(경정)신고서
Notification of change of applicant's information
2002.08.08 수리 (Accepted) 4-1-2002-0065009-76
13 출원인정보변경(경정)신고서
Notification of change of applicant's information
2009.08.04 수리 (Accepted) 4-1-2009-5150899-36
14 출원인정보변경(경정)신고서
Notification of change of applicant's information
2015.02.02 수리 (Accepted) 4-1-2015-0006137-44
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1

호스트 컴퓨터(1)와, 복수의 처리요소들(2a~2n)과 이 처리요소들에 각각 대응하는 복수의 로컬 메모리들(3a~3n)을 구비하여 상기 호스트 컴퓨터(1)로부터 제공되는 신경회로망 응용 프로그램의 각 단위 프로그램을 수행하는 병렬 프로세서(5)와, 상기 호스트 컴퓨터(1)와 상기 병렬 프로세서(5)간의 데이타 신호 전송을 중계하는 입/출력 인터페이스(4)를 포함하되, 상기 로컬 메모리들은 복수의 모듈러 메모리들로 모듈화되어 분할되고 그리고 상기 입/출력 인터페이스는 상기 복수의 모듈러 메모리들 각각의 시작번지를 지정하는 베이스 어드레스 지정용 레지스텨(13)를 구비하는 다중 명령 다중 데이타 병렬처리 시스템에서 상기 병렬 프로세서의 데이타 실시간 처리를 위한 방법에 있어서 ; 상기 호스트 컴퓨터(1)가 상기 신경회로망 응용 프로그램의 수행에 필요한 모든 데이타를 각 단위 프로그램별로 분리하여 일시에 상기 복수의 모듈러 메모리들에 각각 다운로딩시키는 제 1 단계(100)와, 수행될 어떤 단위 프로그램을 상기 복수의 처리요소들에 각각 다운로딩시키는 제 2 단계(110)와, 상기 호스트 컴퓨터가 상기 단위 프로그램을 수행하기 위한 동작신호를 상기 처리요소들 각각으로 제공할때(120)동시에 상기 입/출력 인터페이스는 상기 모듈러 메모리들 각각에 상기 단위 프로그램과 관련된 베이스 어드레스를 제공하는 제 3 단계(130)와, 상기 동작신호에 의해 동작중에 있는 상기 처리요소들이 필요한 경우 상기 호스트 컴퓨터와 데이타를 교환하게 하는 제 4 단계(140)와, 상기 병렬 프로세서의 작업수행을 정지시킬 때까지 다음의 단위 프로그램들에 따른 작업을 처리요소들이 차례로 수행하도록 하기 위해 상기의 제 2 단계 내지 제 4 단계가 반복적으로 수행되게 하는 제 5 단계(150)를 포함하는 것을 특징으로 하는 신경망용 병렬 프로세서의 실시간 데이타 처리방법

지정국 정보가 없습니다
패밀리정보가 없습니다
국가 R&D 정보가 없습니다.