1 |
1
전체 시스템을 제어하는 호스트 컴퓨터(15)와, 그 호스트 컴퓨터(15)와 프로세서들 사이의 데이터 통신을 위한 버퍼 보드(12)와; 그 버퍼 보드(12)를 통하여 상기 호스트 컴퓨터(15)와의 통신에 의해 데이터 처리를 하기 위한 신경망 구조의 다수개의 프로세서 보드(10)와; 및 상기 호스트 컴퓨터(15)와 상기 프로세서 보드(10) 사이의 데이터 통신을 위한 회로와 외부 메모리로 이루어져 통신 프로토콜을 제어하는 메모리 및 통신보드(11)로 구성되는 신경망 시스템에 있어서, 상기 각 프로세서 보드(10)는, 상기 호스트 컴퓨터(15)에서 데이터 교환용 버스(32)에 의해 2차원 격자구조로 연결된 복수개의 신경칩(31)내 프로세싱 엘리먼트들로 양방향 데이터 버스(34)와 단방향의 주소 버스(35)를 통해 미리 다운 로딩한 프로그램에 의해 동작되고, 프로세서 보드 자신의 주소를 가지고서 프로세서 보드간 연결을 제어하기 위한 제어회로(36)와; 프로세서 보드의 4변을 따라 배치된 각 신경칩(31)과 주변의 다른 프로세서 보드의 신경칩을 연결선(52,53)을 통하여 연결하기 위한 다수개의 커넥터(33)를 더 포함하여, 프로세서 보드의 개수를 가변시킬 수 있는 확장성을 갖는 것을 특징으로 하는 병렬 신경망 시스템
|