맞춤기술찾기

이전대상기술

병렬신경망시스템

  • 기술번호 : KST2015074567
  • 담당센터 : 대전기술혁신센터
  • 전화번호 : 042-610-2279
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 본 발명은 병렬 신경망 시스템의 구성에 관한 것으로 특히, 다수개의 프로세서들을 소정의 영역에 격자 구조로 정렬되고, 그 정렬되어진 각각 가로 또는 세로방향 별로 가장 인접한 다른 임의의 프로세서와 데이터 통신을 위한 다수개의 커넥터를 이용하여 전송선로에 연결되는 구성으로 된 신경망 시스템을 제공하면, 프로세서 보드의 개수와 시스템의 프로세서 병렬 구조를 변화시키면서 시뮬레이션하고자 하는 신경망 모델의 특성에 맞는 시스템을 사용하여 효율적으로 신경망 모델을 시뮬레이션할 수 있는 효과가 있다.
Int. CL G06F 15/18 (2006.01)
CPC G06N 3/04(2013.01) G06N 3/04(2013.01)
출원번호/일자 1019940035465 (1994.12.21)
출원인 한국전자통신연구원
등록번호/일자 10-0146660-0000 (1998.05.12)
공개번호/일자 10-1996-0025141 (1996.07.20) 문서열기
공고번호/일자 (19980915) 문서열기
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 소멸
심사진행상태 수리
심판사항
구분
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (1994.12.21)
심사청구항수 1

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 한국전자통신연구원 대한민국 대전광역시 유성구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 김종문 대한민국 대전직할시유성구
2 송윤선 대한민국 대전직할시대덕구

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 이화익 대한민국 서울시 강남구 테헤란로*길** (역삼동,청원빌딩) *층,***,***호(영인국제특허법률사무소)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
1 한국전자통신연구원 대한민국 대전광역시유성구
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 출원심사청구서
Request for Examination
1994.12.21 수리 (Accepted) 1-1-1994-0159639-19
2 대리인선임신고서
Notification of assignment of agent
1994.12.21 수리 (Accepted) 1-1-1994-0159638-63
3 특허출원서
Patent Application
1994.12.21 수리 (Accepted) 1-1-1994-0159637-17
4 출원인정보변경 (경정)신고서
Notification of change of applicant's information
1997.04.09 수리 (Accepted) 1-1-1994-0159640-55
5 대리인선임신고서
Notification of assignment of agent
1997.08.21 수리 (Accepted) 1-1-1994-0159641-01
6 의견제출통지서
Notification of reason for refusal
1997.12.26 발송처리완료 (Completion of Transmission) 1-5-1994-0088948-51
7 명세서등보정서
Amendment to Description, etc.
1998.02.19 수리 (Accepted) 1-1-1994-0159643-92
8 의견서
Written Opinion
1998.02.19 수리 (Accepted) 1-1-1994-0159642-46
9 등록사정서
Decision to grant
1998.04.30 발송처리완료 (Completion of Transmission) 1-5-1994-0088949-07
10 출원인정보변경(경정)신고서
Notification of change of applicant's information
2001.04.19 수리 (Accepted) 4-1-2001-0046046-20
11 출원인정보변경(경정)신고서
Notification of change of applicant's information
2002.08.08 수리 (Accepted) 4-1-2002-0065009-76
12 출원인정보변경(경정)신고서
Notification of change of applicant's information
2009.08.04 수리 (Accepted) 4-1-2009-5150899-36
13 출원인정보변경(경정)신고서
Notification of change of applicant's information
2015.02.02 수리 (Accepted) 4-1-2015-0006137-44
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1

전체 시스템을 제어하는 호스트 컴퓨터(15)와, 그 호스트 컴퓨터(15)와 프로세서들 사이의 데이터 통신을 위한 버퍼 보드(12)와; 그 버퍼 보드(12)를 통하여 상기 호스트 컴퓨터(15)와의 통신에 의해 데이터 처리를 하기 위한 신경망 구조의 다수개의 프로세서 보드(10)와; 및 상기 호스트 컴퓨터(15)와 상기 프로세서 보드(10) 사이의 데이터 통신을 위한 회로와 외부 메모리로 이루어져 통신 프로토콜을 제어하는 메모리 및 통신보드(11)로 구성되는 신경망 시스템에 있어서, 상기 각 프로세서 보드(10)는, 상기 호스트 컴퓨터(15)에서 데이터 교환용 버스(32)에 의해 2차원 격자구조로 연결된 복수개의 신경칩(31)내 프로세싱 엘리먼트들로 양방향 데이터 버스(34)와 단방향의 주소 버스(35)를 통해 미리 다운 로딩한 프로그램에 의해 동작되고, 프로세서 보드 자신의 주소를 가지고서 프로세서 보드간 연결을 제어하기 위한 제어회로(36)와; 프로세서 보드의 4변을 따라 배치된 각 신경칩(31)과 주변의 다른 프로세서 보드의 신경칩을 연결선(52,53)을 통하여 연결하기 위한 다수개의 커넥터(33)를 더 포함하여, 프로세서 보드의 개수를 가변시킬 수 있는 확장성을 갖는 것을 특징으로 하는 병렬 신경망 시스템

지정국 정보가 없습니다
패밀리정보가 없습니다
국가 R&D 정보가 없습니다.