1 |
1
호스트컴퓨터 시스템을 ATM(Asynchronous Transfer Mode) 망에 접속시키기 위한 ATM 망접속장치에 있어서, 상기 호스트 컴퓨터 시스템과 통신을 위한 버퍼기능, 및 호스트 버스신호를 상기 ATM망접속장치의 내부 신호로 변환하는 기능을 수행하는 호스트 접속수단; 상기 호스트 접속수단과 연결되어 있으며, 상기 ATM 망으로부터 전달된 패킷을 일시 저장하는 송신 패킷 메모리수단; 상기 호스트 접속수단과 연결되어 있으며, 상기 호스트 컴퓨터 시스템으로부터 전달된 패킷을 일시 저장하는 수신 패킷 메모리수단; 상기 송신 패킷 메모리수단에 저장된 패킷을 셀 단위로 분할하여 상기 ATM망측으로 전송하는 분할 제어수단; 상기 ATM망측으로부터 수신된 셀을 패킷으로 재결합하여 상기 수신 패킷 메모리 수단으로 인가하는 재결합 제어수단; 상기 분할 제어수단 및 상기 재결합 제어수단에 연결되어 있으며, 물리계층의 특성에 따라 상기 ATM 망 정합기능을 수행하는 물리계층 접속수단; 상기 호스트 접속수단, 상기 송신 패킷 메모리수단, 상기 수신 패킷 메모리수단, 및 상기 물리계층 접속수단에 연결되어 있으며, 상기 호스트 접속수단으로부터 DMA(Direct Memory Access)전달 요구를 받아, 상기 호스트 컴퓨터 시스템 측으로부터의 송신 패킷을 상기 송신 패킷 메모리수단으로 전달하거나, 상기 수신 패킷 메모리 수단에 저장된 수신 패킷을 상기 호스트 컴퓨터의 수신 패킷 버퍼로 전달하는 DMA콘트롤 수단; 및 상기 호스트 접속수단, 상기 송신 및 수신 패킷 메모리 수단, 상기 분할 및 재결합 제어수단, 상기 물리계층 접속수단, 및 상기 DMA 콘트롤 수단에 연결되어 제반 동작을 제어하는 수단을 포함하는 ATM 망접속장치
|
2 |
2
제1항에 있어서, 상기 물리계층 접속수단과 상기 ATM망 간에 연결되는 광 트랜시버를 더 포함하는 ATM망 접속장치
|
3 |
3
제1항 또는 제2항에 있어서, 상기 제반 동작을 제어하는 수단은, 고성능 제어 프로세서; 상기 제어 프로세서와 연결되어 클럭 신호를 공급하는 클럭발생부; 상기 제어 프로세서의 데이터 버스에 연결되어 버스 구동력을 높여주는 양방향 데이터 드라이버; 상기 제어 프로세서의 주소 버스에 연결되어 버스 구동력을 높여주는 단방향 주소 드라이버; 상기 제어 프로세서의 제어 버스에 연결되어 각종 제어 신호를 발생시키는 디코더 및 ATM 제어로직; 상기 양방향 데이터 드라이버, 상기 주소 드라이버, 및 상기 디코더에 각각 연결되어 프로세서의 프로그램 수행을 지원하는 SRAM, EPROM, 직렬통신 제어기 및 타이머, 이더네트 접속부; 상기 양방향 데이터 드라이버, 상기 주소 드라이버, 및 상기 ATM 제어 로직에 각각 연결되어 ATM 망 접속을 위한 프로토콜 및 물리 매체 정합을 지원하는 ATM 접속부; 상기 디코더에 연결되어 있으며 망주소를 저장하는 EPROM; 및 상기 디코더와 상기 ATM 제어 로직에 연결되어 상기 고성능 제어 프로세서의 동작을 감시하고, 초기화를 위한 리셋 신호를 발생시키는 워치독 및 리셋 타이머를 구비하고 있는 것을 특징으로 하는 ATM 망접속장치
|
4 |
4
제3항에 있어서, 상기 호스트 접속수단은, 상기 호스트 컴퓨터 시스템의 외부 장치 접속용 호스트 버스에 연결되어 상기 호스트 버스 신호를 내부 버스 신호로 변환하는 버스신호 변환로직; 상기 호스트 버스에 연결되어 있으며, 상기 호스트 컴퓨터 시스템과의 제어 메시지 및 패킷 전달을 위한 송신/수신 선입선출 메모리 및 송신/수신 제어 메시지 버퍼; 상기 버스 신호 변환로직, 상기 송신/수신 선입선출메모리 및 상기 송신/수신 제어 메시지 버퍼를 상호 연결하는 ATM망 접속장치의 내부 버스; 및 초기 전원 공급시 상기 호스트 접속수단의 모드를 설정하기 위한 EPROM을 구비하는 ATM망접속장치
|
5 |
5
제3항에 있어서, 상기 분할 제어수단 및 상기 재결합 제어수단은, 셀 처리 성능을 높이기 위하여 각각 독립된 제어 메모리 수단 및 패킷 메모리 수단을 구비하는 것을 특징으로 하는 ATM망접속장치
|
6 |
6
제5항에 있어서, 상기 분할 제어 수단과 상기 재결합 제어수단은, 수신된 폭주 관련 셀을 재전송하기위하여, 상호간의 직접 통신 채널을 갖도록 연결 구성한 것을 특징으로 하는 ATM 망접속장치
|
7 |
7
제3항에 있어서, 상기 분할 제어수단은, 상기 패킷 메모리 수단에 저장된 패킷을 셀 단위로 분할 전송하는 분할 제어기; 상기 분할 제어기의 송신 제어 메모리 데이터 버스 및 제어 메모리 주소 버스를 통해 상기 분할제어기와 연결되어 있으며, 패킷 분할을 위한 정보 및 송신 버퍼 관련 정보를 제공하는 송신 제어 메모리; 및 상기 분할 제어기와 연결되어 있으며, 상기 분할 제어기의 송신 제어 메모리의 접근 요구와 상기 고성능 제어 프로세서로부터의 송신 제어 메모리 접근 요구를 중재하고, 제어 프로세서 버스와 충돌을 막기 위해 버스 드라이버를 제어하기 위한 신호를 제공하며, 싱기 송신 제어 메모리에 송신 제어 메모리 제어 신호를 출력하는 ATM 제어 로직을 포함하는 것을 특징으로 하는 ATM 망접속장치
|
8 |
8
제3항에 있어서, 상기 재결합 제어수단은, 셀 단위로 수신된 셀을 패킷으로 재결합시키는 재결합 제어기; 상기 재결합 제어기의 수신 제어 메모리 데이터 버스 및 제어 메모리 주소 버스를 통해 상기 재결합 제어기와 연결되어 있으며, 패킷 재결합을 위한 정보 및 수신 버퍼 관련 정보를 제공하는 수신 제어 메모리; 및 상기 재결합 제어기와 연결되어 있으며 상기 재결합 제어기의 수신 제어 메모리의 접근 요구와 상기 고성능 제어 프로세서로부터의 수신 제어 메모리 접근 요구를 중재하고 제어 프로세서 버스와 충돌을 막기 위해 버스 드라이버를 제어하는 신호를 제공하며, 상기 수신 제어 메모리에 수신제어 메모리 제어 신호를 출력하는 ATM 제어로직을 포함하는 것을 특징으로 하는 ATM 망접속장치
|
9 |
9
제3항에 있어서, 상기 송신 패킷 메모리수단 및 상기 수신 패킷 메모리수단은, 독립적으로 접근 가능한 랜덤 접근 메모리와 순차접근 메모리로 구성된 두개의 포트를 가지고 있는 비디오램을 구비하되, 상기 고성능 제어 프로세서의 데이터 버스는 랜덤 접근 메모리에 연결되고, 상기 분할 제어기 및 재결합 제어기의 패킷 메모리 데이터 버스는 상기 순차 접근 메모리에 연결되며, 상기 분할 제어기 및 상기 재결합 제어기의 패킷 메모리 주소 버스와 프로세서 주소 버스에 연결되어 상기 송신 패킷 메모리수단 및 상기 수신 패킷 메모리수단의 주소 버스 및 제어 버스를 발생시키는 ATM 제어 로직을 포함하는 것을 특징으로 하는 ATM 망접속장치
|
10 |
10
제9항에 있어서, 물리계층 접속수단은, 물리계층 제어기의 송신 병렬 바이트열 버스에 연결되어 있으며, 병렬 바이트열을 직렬 비트열로 변환시키는 병렬/직렬 변환로직; 상기 광 트랜시버에 연결되어 있으며, 수신된 직렬 비트열로 부터 클럭 신호를 추출하고, 상기 클럭신호에 동기된 병렬 바이트열을 발생시키는 직렬/병렬 변환 로직; 상기 ATM 망과의 물리계층 접속을 위하여 소정의 프레임에 셀을 실어 전송하거나, 프레임에 실려 인입되는 셀을 추출하는 기능을 수행하는 상기 물리계층 제어기; 상기 물리계층 제어기와 연결되어 있으며 재결합 제어기의 셀 처리 속도 정합을 위한 임시 버퍼로 사용되는 선입선출 메모리; 및 상기 분할 및 재결합 제어기 및 물리계층 제어기와 연결되어 있으며, 셀 전달을 위한 신호 정합 기능 및 선입선출 메모리를 제어하기 위한 신호를 발생시키는 제어로직을 포함하는 것을 특징으로 하는 ATM 망접속장치
|