맞춤기술찾기

이전대상기술

공통 블럭 레지스터 내장 메모리의 구조와 이를 이용한 그림자 페이지 회복 구조 및 회복 기법

  • 기술번호 : KST2015075582
  • 담당센터 : 대전기술혁신센터
  • 전화번호 : 042-610-2279
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 본 발명은 트랜잭션 처리를 위한 메모리 구조와 데이터베이스 시스템의 회복 방법에 관한 것으로, 공통 블록 레지스터 내장 메모리를 사용한 그림자 페이지 회복 구조 및 회복 기법을 도입하므로써 디스크로 백업하는 과정이 필요하지 않아 페이지 테이블을 관리할 필요가 없고, 블록 단위로 백업 및 복구를 수행하여 작은 단위의 잠금도 가능하며, 트랜잭션 수행시 가장 큰 부담이었던 복사 시간이 거의 무시할 수 있을 정도로 줄어들어 트랜잭션에 수행시 가장 큰 부담이었던 복사 시간이 거의 무시할 수 있을 정도로 줄어들어 트랜잭션에 필요한 모든 부담을 제거할 수 있으므로 고속의 트랜잭션 처리 및 회복을 수행할 수 있는 공통 블록 레지스터 내장 메모리의 구조와 이를 이용한 그림자 페이지 회복 구조 및 회복 기법이 제시된다.
Int. CL G06F 12/08 (2006.01)
CPC G06F 11/1666(2013.01) G06F 11/1666(2013.01) G06F 11/1666(2013.01)
출원번호/일자 1019960053211 (1996.11.11)
출원인 한국전자통신연구원
등록번호/일자 10-0204576-0000 (1999.03.29)
공개번호/일자 10-1998-0034995 (1998.08.05) 문서열기
공고번호/일자 (19990615) 문서열기
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 소멸
심사진행상태 수리
심판사항
구분
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (1996.11.11)
심사청구항수 4

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 한국전자통신연구원 대한민국 대전광역시 유성구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 백영식 대한민국 대전광역시 대덕구
2 진성일 대한민국 대전광역시 유성구
3 김용걸 대한민국 대전광역시 서구

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 신영무 대한민국 서울특별시 강남구 영동대로 ***(대치동) KT&G타워 *층(에스앤엘파트너스)
2 최승민 대한민국 서울특별시 중구 통일로 **, 에이스타워 *층 (순화동)(법무법인 세종)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
1 한국전자통신연구원 대한민국 대전광역시 유성구
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 출원심사청구서
Request for Examination
1996.11.11 수리 (Accepted) 1-1-1996-0180928-61
2 특허출원서
Patent Application
1996.11.11 수리 (Accepted) 1-1-1996-0180926-70
3 대리인선임신고서
Notification of assignment of agent
1996.11.11 수리 (Accepted) 1-1-1996-0180927-15
4 출원인정보변경 (경정)신고서
Notification of change of applicant's information
1997.03.12 수리 (Accepted) 1-1-1996-0180929-17
5 등록사정서
Decision to grant
1999.01.28 발송처리완료 (Completion of Transmission) 9-5-1999-0026929-99
6 출원인정보변경(경정)신고서
Notification of change of applicant's information
2001.04.19 수리 (Accepted) 4-1-2001-0046046-20
7 출원인정보변경(경정)신고서
Notification of change of applicant's information
2002.08.08 수리 (Accepted) 4-1-2002-0065009-76
8 [대리인사임]대리인(대표자)에 관한 신고서
[Resignation of Agent] Report on Agent (Representative)
2008.11.06 수리 (Accepted) 1-1-2008-5055003-22
9 출원인정보변경(경정)신고서
Notification of change of applicant's information
2009.08.04 수리 (Accepted) 4-1-2009-5150899-36
10 출원인정보변경(경정)신고서
Notification of change of applicant's information
2015.02.02 수리 (Accepted) 4-1-2015-0006137-44
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1

데이터를 저장하기 위해 다수로 구성된 메모리 블럭과, 상기 메모리 블록을 외부의 신호에 따라 선택하며 블록 쓰기/읽기 제어 논리 회로에 신호를 출력하는 디코더 및 선택 논리 회로와, 상기 디코더 및 선택 논리 회로와 외부의 제어 신호를 입력하여 메모리 블록과 공통 블록 레지스터 사이의 블록 쓰기/읽기를 제어하는 블록 쓰기/읽기 제어 논리 회로와, 상기 블록 쓰기/읽기 제어 논리 회로의 제어 신호에 의해 메모리 블록과 상호 블록 쓰기/읽기 수행하는 공통 블록 레지스터와, 상기 메모리 블록에서 공통 블록 레지스터로 쓰기를 수행할 때 패리티 에러 발생 유무를 검사하는 블록 패리티 검사 논리 회로와, 상기 메모리 블록에서 블록 복사를 수행할 경우 공통 블록 레지스터보다 작은 단위의 블록 복사를 가능하게 하는 블록 크기 선택 논리 회로로 이루어진 것을 특징으로 하는 공통 블록 레지스터 내장 메모리의 구조

2 2

제1항에 있어서, 상기 다수의 메모리 블록은 휘발성 셀 및 비휘발성 셀중 어느 하나로 이루어진 것을 특징으로 하는 공통 블록 레지스터 내장 메모리의 구조

3 3

프로세서 칩으로 구성된 데이터베이스 처리기와, 상기 데이터베이스 처리기와 연결되어 데이터베이스 처리기의 동작 프로그램을 내장한 메모리와, 상기 데이터베이스 처리기와 데이터 쓰기/읽기를 수행하며, 블록 쓰기/읽기 제어선, 블록 크기 선택 제어선 및 블록 패리티 상태 알림 제어선으로 연결된 공통 블록 레지스터를 내장한 메모리로 이루어진 것을 특징으로 하는 공통 블록 레지스터 내장 메모리를 이용한 그림자 페이지 회복 구조

4 4

원래의 메모리 블록을 공통 블록 레지스터로 복사하는 단계와, 상기 원래의 메모리 블록이 복사된 공통 블록 레지스터를 다른 영역의 메모리 블록으로 복사하는 단계와, 상기 복사된 다른 영역의 메모리 블록을 공통 블록 레지스터로 복사하는 단계와, 상기 다른 영역의 메모리 블록이 복사된 공통 블록 레지스터에 제1패리티에서 발생 유무를 검사하는 단계와, 상기 제1패리티 에러 발생 유무의 검사 결과 패리티 에러가 발생한 경우 선택된 다른 영역의 메모리 블록을 폐기한 후 원래의 메모리 블록을 공통 블록 레지스터로 복사하는 단계로 천이하는 단계와, 상기 제1패리티 에러 발생 유무를 검사 결과 패리티 에러가 발생하지 않은 경우 원래의 메모리 블록을 갱신하는 단계와, 상기 원래의 메모리 블록의 갱신 수행이 성공했는지를 검사하는 단계와, 상기 갱신 수행 성공 여부의 검사 결과 갱신 수행이 성공한 경우 갱신된 메모리 블록을 공통 블록 메모리로 복사하는 단계와, 상기 갱신된 메모리 블록을 공통 메모리 블록으로 복사한 후 제2패리티 에러 발생 유무를 검사하는 단계와, 상기 제2패리티 에러 발생 유무의 검사 결과 패리티 에러가 발생하지 않은 경우 백업을 위해 사용되었던 다른 영역의 메모리 블록의 사용을 해제하는 단계와, 상기 다른 영역의 메모리 블록의 사용을 해제한 후 갱신 완료를 알리고 트랜잭션을 종료하는 단계와, 상기 갱신 수행 성공 여부의 검사 결과 갱신 수행이 실패한 경우 백업된 다른 영역의 메모리 블록을 공통 메모리 블록으로 옮기는 단계와, 상기 공통 메모리 블록을 원래의 메모리 블록으로 복사하는 단계와, 상기 복사된 원래의 메모리 블록을 공통 블록 레지스터로 복사하는 단계와, 상기 공통 블록 레지스터의 제3패리티 에러 발생 유무를 검사하는 단계와, 상기 제3패리티 에러 발생의 검사 결과 패리티 에러가 발생하지 않은 경우 트랜잭션 수행 실패를 알린 후 종료하는 단계와, 상기 제2 및 제3패리티 에러 발생의 검사 결과 패리티 에러가 발생한 경우 원래의 메모리 블록을 폐기하는 단계와, 상기 원래의 메모리 블록을 폐기한 후 다른 메모리 블록을 선택하여 원래의 메모리 블록으로 대치하는 단계와, 상기 원래의 메모리 블록으로 대치된 다른 영역의 블록에 백업된 원래의 내용을 공통 블록 레지스터를 통하여 복사하는 단계와, 상기 선택된 원래의 메모리 블록을 공통 블록 레지스터로 복사한 후 제4 패리티 에러 발생 유무를 검사하는 단계와, 상기 제4 패리티 에러 발생 유무의 검사 결과 패리티 에러가 발생한 경우 원래의 메모리 블록을 폐기하는 단계로 천이하는 단계와, 상기 제4 패리티 에러 발생 유무의 검사 결과 패리티 에러가 발생하지 않은 경우 트랜잭션 실패를 알린 후 종료하는 단계로 이루어진 것을 특징으로 하는 공통 블록 레지스터 내장 메모리를 이용한 그림자 페이지 회복 기법

지정국 정보가 없습니다
패밀리정보가 없습니다
국가 R&D 정보가 없습니다.