맞춤기술찾기

이전대상기술

디지털 에프엠 스테레오 합성신호 발생기

  • 기술번호 : KST2015076046
  • 담당센터 : 대전기술혁신센터
  • 전화번호 : 042-610-2279
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 본 발명은 저 전력 CMOS 소자로 제작된 디지털 에프엠(FM) 합성신호 발생기에 관한 것으로서, 특히 기존의 아날로그 방식 스테레오 방송용 FM 합성신호 발생기를 디지털 처리하므로써 데이터 지연을 제거하고, 고집적도, 고안정성 및 고해상도의 출력을 동시에 얻을 수 있도록 한 고성능의 스테레오 방송용 디지털 단일칩 FM 합성신호 발생기(Digital One-chip FM Composite Signal Generator for Stereophonic Broadcasting System)에 관한 것이다.즉, 종래의 아날로그 방식의 FM 합성신호 발생기에서는 파일럿 신호와 부반송파간의 위상 지연 및 데이터 지연, 신호간의 동기 맞춤 그리고 튜닝의 어려움 등이 발생되었다. 그러나 이를 디지털 처리하여 단일칩화 함으로써 회로의 집적도 및 튜닝의 안정성을 향상시킬 수 있으며, 단일 시스템 클럭을 사용하여 아날로그 회로에서 발생하는 주파수 위상 지연, 데이터 지연을 제거하므로써 신호 발생기에서 가장 중요한 데이터의 동기가 정확히 이루어지며, 동시에 수신 측의 신호 분리도를 크게 향상시킬 수 있다.
Int. CL H04B 1/00 (2006.01)
CPC H03C 3/0958(2013.01) H03C 3/0958(2013.01) H03C 3/0958(2013.01)
출원번호/일자 1019970045657 (1997.09.03)
출원인 한국전자통신연구원
등록번호/일자 10-0237176-0000 (1999.10.06)
공개번호/일자 10-1999-0024517 (1999.04.06) 문서열기
공고번호/일자 (20000115) 문서열기
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 소멸
심사진행상태 수리
심판사항
구분 신규
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (1997.09.03)
심사청구항수 10

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 한국전자통신연구원 대한민국 대전광역시 유성구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 정도영 대한민국 충청북도 청주시 상당구
2 김대용 대한민국 대전광역시 중구
3 유영갑 대한민국 충청북도 청주시 상당구

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 신영무 대한민국 서울특별시 강남구 영동대로 ***(대치동) KT&G타워 *층(에스앤엘파트너스)
2 최승민 대한민국 서울특별시 중구 통일로 **, 에이스타워 *층 (순화동)(법무법인 세종)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
1 한국전자통신연구원 대한민국 대전광역시 유성구
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 특허출원서
Patent Application
1997.09.03 수리 (Accepted) 1-1-1997-0144811-29
2 대리인선임신고서
Notification of assignment of agent
1997.09.03 수리 (Accepted) 1-1-1997-0144812-75
3 출원심사청구서
Request for Examination
1997.09.03 수리 (Accepted) 1-1-1997-0144813-10
4 등록사정서
Decision to grant
1999.07.27 발송처리완료 (Completion of Transmission) 9-5-1999-0231931-34
5 출원인정보변경(경정)신고서
Notification of change of applicant's information
2001.04.19 수리 (Accepted) 4-1-2001-0046046-20
6 출원인정보변경(경정)신고서
Notification of change of applicant's information
2002.08.08 수리 (Accepted) 4-1-2002-0065009-76
7 [대리인사임]대리인(대표자)에 관한 신고서
[Resignation of Agent] Report on Agent (Representative)
2008.11.06 수리 (Accepted) 1-1-2008-5055008-50
8 출원인정보변경(경정)신고서
Notification of change of applicant's information
2009.08.04 수리 (Accepted) 4-1-2009-5150899-36
9 출원인정보변경(경정)신고서
Notification of change of applicant's information
2015.02.02 수리 (Accepted) 4-1-2015-0006137-44
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1

독립된 외부 음성 신호를 신호 증폭기를 통해 입력으로하여 디지털로 변환 시켜주는 아날로그-디지털 변환기와,

내부 모드 주파수를 조정하는 32비트 내부 모드 제어 비트, FM 합성 신호의 파일럿 신호 레벨을 조정하는 8비트 파일럿 신호 제어 비트, FM 합성 신호의 최종 출력 레벨을 조정하는 8비트 최종 출력 제어 비트, 스테레오/모노 모드 선택 비트, 내부/외부 모드 선택 비트, 클럭 신호, 리셋 신호 및 정상/테스트 모드 선택 비트 각각의 입력에 따라 디지털 신호로 처리하여 FM 합성신호를 생성하는 디지털 단일칩 FM 합성신호 발생기와,

상기 디지털 단일칩 FM 합성 신호 발생기에서 파일럿 신호와 부반송파의 주파수 합성을 위해 정현파형을 저장하고 있는 사인롬 테이블과,

상기 디지털 단일칩 FM 합성 신호 발생기의 출력을 입력으로하여 아날로그 신호로 변환하는 디지털-아날로그 변환기와,

상기 디지털-아날로그 변환기의 출력을 신호 증폭기를 통해 입력으로하여 주파수 필터링한 후 FM 합성신호를 최종 출력하는 저역통과 필터를 포함하여 구성된 것을 특징으로 하는 디지털 에프엠 스테레오 합성신호 발생기

2 2

제 1 항에 있어서, 상기 디지털 단일칩 FM 합성신호 발생기는 외부 모드일 경우 샘플된 좌신호 및 우신호를 각각 입력으로하여 데이터를 변환하는 입력 데이터 변환기와,

내부 모드일 경우 주파수 조정 2진 데이터 워드를 클럭 주파수에 따라 계수하여 출력하도록 하는 위상누산기와,

상기 입력 데이터 변환기로부터 변환된 데이터를 입력으로하여 연산을 수행한 후 직접 디지털 주파수 합성기를 사용하여 각각의 위상 어드레스를 출력하는 주파수 발생 및 신호 가감 연산기와,

상기 주파수 발생 및 신호 가감 연산기로부터 출력되는 각각의 주파수를 위상 지연 없이 동시에 합성할 수 있도록 상기 위상 누산기의 출력을 다중화 하는 주파수 다중화기와,

상기 주파수 다중화기를 통해 출력되는 위상 누산값을 입력으로 하여 정현파형을 나타내는 디지털 데이터로 출력하도록 하는 사인롬 테이블과,

상기 사인롬 테이블로부터 출력된 세가지 주파수의 디지털 데이터를 정확한 동기에 의해 변조 및 합성이 이루어질 수 있도록 주파수 데이터를 분배하는 주파수 분배기와,

상기 주파수 발생 및 신호 가감 연산기로부터 출력되는 감산된 데이터를 상기 주파수 분배기로부터 분배된 부반송파에 반송파 억압 진폭 변조하여 출력시키는 반송파 억압 진폭 변조기와,

상기 주파수 분배기로부터 분배된 주파수중 파일럿 신호의 레벨을 조정하는 레벨 조정기와,

상기 주파수 발생 및 신호 가감 연산기로부터 출력되는 가산된 데이터를 상기 반송파 억압 진폭 변조기와 상기 레벨 조정기에서 출력이 나올때까지 연산값을 유지시켜 출력시키는 데이터 래치기와,

상기 데이터 래치기, 상기 반송파 억압 진폭기 및 상기 레벨 조정기의 각 출력을 더한 값을 출력하는 신호합성기와,

상기 신호합성기의 출력 값을 최종 출력신호에 따라 디지털 FM 합성신호로 출력하는 출력 레벨 조정 및 데이터 변환기를 포함하여 구성된 것을 특징으로 하는 디지털 에프엠 스테레오 합성신호 발생기

3 3

제 2 항에 있어서, 상기 입력데이터 변환기는 디지털로 샘플된 신호을 입력받아 부호 비트를 반전하는 부호 신호 반전기와,

상기 부호 신호 반전기의 입력과 내부 모드 신호를 선택 비트에 의해 다중화 시키는 다중화기와,

상기 다중화기의 출력을 입력받아 신호의 값이 음의 0 또는 양의 0인지를 체크하여 음의 0 인 경우 양의 0으로 신호를 보정해주는 데이터 크기 조정기와,

상기 데이터 크기 조정기의 신호을 입력받아 부호 비트를 체크하여 음수인 경우 2진 보수 값을 출력하는 음수 값의 2진 보수 출력기를 포함하여 구성된 것을 특징으로 하는 디지털 에프엠 스테레오 합성신호 발생기

4 4

제 2 항에 있어서, 상기 주파수 발생 및 신호 가감 연산기는 입력 데이터 변환기의 출력을 입력으로 하여 가감 연산을 하는 덧셈기와,

상기 덧셈기의 부호를 체크하여 2진 보수의 값으로 출력하는 2진 보수 출력기와,

19kHz와 38kHz의 주파수 합성을 위해 고정된 내부 주파수 조정 2진 워드를 입력으로 하여 2진 데이터 워드를 출력하도록 하는 주파수 레지스터와,

상기 주파수 레지스터의 2진 데이터 워드를 분주된 클럭 신호와 회로 제어기의 신호에 따라 계수하여 출력하도록 하는 위상가산기와,

상기 위산 가산기의 출력 주파수를 입력으로 하여 누산하고, 상기 누산된 주파수를 상기 위상가산기로 궤환시켜 원래의 값과 다시 가산하여 위상 값을 계수하여 주소비트를 출력 하도록 하는 위상 레지스터를 포함하여 구성된 것을 특징으로 하는 디지털 에프엠 스테레오 합성신호 발생기

5 5

제 2 항에 있어서, 주파수 다중화기 및 분배기는 내부 모드일 경우 외부에서 주파수 조정 2진 비트를 받아들이는 주파수 레지스터와,

상기 주파수 레지스터의 2진 데이터 워드를 분주된 클럭 신호와 회로 제어기의 신호에 따라 계수하여 출력하도록 하는 위상가산기와,

상기 위산 가산기의 출력 주파수를 입력으로 하여 누산하고, 상기 누산된 주파수를 상기 위상가산기로 궤환시켜 원래의 값과 다시 가산하여 위상 값을 계수하여 주소비트를 출력 하도록 하는 위상 레지스터와,

클럭 분주기의 신호를 입력으로하여 데이터 다중화기의 선택비트로 하고 19kHz와 38kHz, 그리고 내부 모드 위상값을 다중화화는 데이터 다중화기와,

상기 데이터 다중화기의 출력을 입력으로 하여 정현파형을 나타내는 디지털 데이터를 출력하도록 하는 사인롬 테이블과,

상기 사인롬 테이블에서 출력된 데이터를 입력으로 하고 클럭 분주기와 회로 제어 신호를 선택비트로하여 데이터를 분배하는 데이터 분배기를 포함하여 구성된 것을 특징으로 하는 디지털 에프엠 스테레오 합성신호 발생기

6 6

제 2 항에 있어서, 반송파 억압 진폭 변조기는 상기 주파수 발생 및 신호 가감 연산기로부터 감산된 데이터를 입력으로 하는 30비트 쉬프트 레지스터와,

38kHz의 위상값을 입력으로 하는 15비트 쉬프트 레지스터와,

상기 15비트 쉬프트 레지스터의 출력을 다중화기의 선택 비트로 하여 0인 경우 0를, 1인 경우 상기 30비트 쉬프트 레지스터의 값을 출력하는 다중화기와,

상기 다중화기의 출력과 30비트 위상누산기 값을 덧셈 연산하는 30비트 덧셈기와,

상기 30비트 덧셈기의 출력 값을 입력으로 하여 누산하고, 상기 누산된 값을 궤환시켜 원래의 값과 다시 가산하여 그 값을 출력하도록 하는 30비트 누산기와,

상기 30비트 누산기의 출력 중 상위 15비트와 상기 주파수 발생 및 신호 가감 연산기로부터 감산된 데이터 및 38kHz의 부호 비트를 익스클루시브오알 시켜 데이터를 저장한 후 일정 주기 신호에 의해 데이터를 출력하는 사인 비트 및 데이터 래치기를 포함하여 구성된 것을 특징으로 하는 디지털 에프엠 스테레오 합성신호 발생기

7 7

제 2 항에 있어서, 상기 레벨 조정기는 19kHz의 위상값을 입력으로 하는 23비트 쉬프트 레지스터와,

8비트 레벨 조정 값을 입력으로 하는 8비트 쉬프트 레지스터와,

상기 8비트 쉬프트 레지스터의 출력을 다중화기의 선택비트로 하여 0인 경우 0를, 1인 경우 상기 23비트 쉬프트 레지스터의 값을 출력하는 다중화기와,

상기 다중화기의 출력과 23비트 위상 누산기 값을 덧셈 연산하는 23비트 덧셈기와,

상기 23비트 덧셈기의 출력 값을 입력으로 하여 누산하고, 상기 누산된 값을 궤환시켜 원래의 값과 다시 가산하여 그 값을 출력 하도록 하는 23비트 누산기와,

상기 23비트 누산기의 출력중 상위 15비트와 19kHz의 부호 비트를 저장한 후, 일정 주기 신호에 의해 데이터를 출력하는 사인비트 및 데이터 래치기로 구성된 것을 특징으로 하는 디지털 에프엠 스테레오 합성신호 발생기

8 8

제 2 항에 있어서, 상기 데이터 래치기는 신호의 동기를 맞추기 위해 상기 주파수 발생 및 신호 가감 연산기로부터 가산된 데이터를 일정기간 래치하는 것을 특징으로 하는 디지털 에프엠 스테레오 합성신호 발생기

9 9

제 2 항에 있어서, 상기 신호 합성기는 상기 반송파 억압 진폭 변조기와 레벨조정기의 출력을 입력으로 하여 상기 데이터 크기 조정기의 신호을 입력받아 부호 비트를 체크하여 음수인 경우 2진 보수 값을 출력하는 음수 값의 2진 보수 출력기를 거쳐 두신호를 가산하는 덧셈기와,

상기 덧셈기의 출력과 상기 데이터 래치기의 출력 값과 동기를 맞추기 위한 데이터 래치기와,

상기 데이터 래치기의 출력을 입력으로 하여 덧셈연산을 하는 덧셈기와,

상기 덧셈기의 출력의 부호를 체크하여 2진 보수 값을 출력하는 2진 보수 출력기를 포함하여 구성된 것을 특징으로 하는 디지털 에프엠 스테레오 합성신호 발생기

10 10

제 2 항에 있어서, 상기 출력 레벨 조정 및 데이터 변환기는 내부모드와 상기 신호 합성기의 출력값에 대한 신호를 부호 반전 하는 부호 반전기와,

내부 모드와 외부모드를 선택하여 출력하는 제 1 다중화기와,

상기 제 1 다중화기의 출력과 부호 반전된 스테레오 신호를 선택하여 출력하는 제 2 다중화기와,

상기 제 2 다중화기의 출력을 입력으로 하고 8비트 레벨 조정 비트를 입력으로하여 최종 합성신호를 출력하는 레벨 조정기를 포함하여 구성된 것을 특징으로 하는 디지털 에프엠 스테레오 합성신호 발생기

지정국 정보가 없습니다
패밀리정보가 없습니다
국가 R&D 정보가 없습니다.