2
제 1 항에 있어서, 상기 기준신호 엣지 검출부(100)는, 로직 '1'을 항상 입력으로 하고 외부로부터 공급되는 시스템 기준 신호인 R128을 입력으로 하고 2-입력 AND 게이트(10)의 출력인 RSTS를 입력으로 하여 R128의 상향 엣지에서 '1'을 받아들여 출력시키거나 RSTS가 '0'이면 리셋되어 '0'을 출력시켜주는 제 1 D-플립플롭(1)과; 외부로부터 공급되는 입력 클럭인 NCLK를 입력으로 하여 신호를 반전시켜 출력시켜주는 제 1 인버터(6)와; 상기 제 1-D플립플롭(1)의 출력인 엣지를 입력으로 하고 상기 제 1 인버터(6)의 출력을 입력으로 하고 RSTS를 입력으로 하여 상기 제 1 인버터(6)의 출력의 상향 엣지에서 엣지를 받아들여 출력시키거나 RSTS가 '0'이면 리셋되어 '0'을 출력시켜주는 제 2 D-플립플롭(2)과; 상기 제 1 D-플립플롭(1)의 출력인 엣지를 입력으로 하고 상기 NCLK를 입력으로 하고 RSTS를 입력으로 하여 상기 NCLK의 상향 엣지에서 엣지를 받아들여 출력시키거나 RSTS가 '0'이면 리셋되어 '0'을 출력시켜주는 제 3 D-플립플롭(3)과; 상기 제 2 D-플립플롭(2)의 출력인 EVAL_N을 입력으로 하여 신호를 반전시켜 출력시켜주는 제 2 인버터(7)와; 상기 제 3 D-플립플롭(3)의 출력인 EVAL_P를 입력으로 하여 신호를 반전시켜 출력시켜주는 제 3 인버터(8)와; 상기 제 2 인버터(7)의 출력을 입력으로 하고 상기 제 3 인버터(8)의 출력을 입력으로 하여 상기 두 입력이 모두 '1'이면 '0'을 출력시키고 어느 하나라도 '0'이면 '1'을 출력시켜주는 2-입력 낸드게이트(9)와; 상기 2-입력 낸드게이트(9)의 출력을 입력으로 하고 상기 NCLK를 입력으로 하여 상기 NCLK의 상향 엣지에서 상기 2-입력 낸드게이트(9)의 출력을 받아들여 출력시켜주는 제 4 D-플립플롭(4)과; 상기 제 4 D-플립플롭(4)의 출력인 RST_FNT를 입력으로 하고 상기 NCLK를 입력으로 하여 상기 NCLK의 상향 엣지에서 상기 RST_FNT를 받아들여 출력시켜주는 제 5 D-플립플롭(5)과; 및 RST_FNT를 입력으로 하여 신호를 반전시켜 출력시켜주는 제 4 인버터(11)와; 상기 제 4 인버터(11)의 출력을 입력으로 하고 외부로부터 공급되는 RSTB를 입력으로 하여 상기 두 입력이 모두 '1'이면 '1'을 출력시키고 어느 하나라도 '0'이면 '0'을 출력시켜주는 2-입력 앤드게이트(10)로 구성되어, 기준신호의 상향 엣지에서 '1'이 되는 엣지를 입력 클럭의 상향 엣지 및 하향 엣지를 이용하여 동기화 시킨 EVL_P 및 EVL_N신호를 모두 사용하여 RST_FNT가 만들어지고 상기 RST_FNT신호가 다시 제 1∼제 3 D 플립플롭(1, 2, 3)을 리셋 시켜주는 것을 특징으로 하는 클럭 주파수 정밀도 측정장치
|