맞춤기술찾기

이전대상기술

디지털 신호 처리 칩을 이용한 인터내셔날 데이터엔크립션 알고리즘의 수행 속도 개선 방법

  • 기술번호 : KST2015076592
  • 담당센터 : 대전기술혁신센터
  • 전화번호 : 042-610-2279
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 본 발명은 디지털 신호 처리(DSP) 칩을 이용한 IDEA(International Data Encryption Algorithm)의 수행 속도 개선 방법에 관한 것이다.정보 암호화는 비밀 보장과 인증에 응용된다. ATM 등과 같은 고속 정보통신과 네트워킹에서의 암호화에 대한 응용이 점차 증대됨으로 인해 고속 암호화 하드웨어에 대한 요구 역시 증대되고 있다. 이러한 용도로 많은 알고리즘이 제안되었으며 IDEA(International Data Encryption Algorithm)도 그 중의 하나이다. 그러나, 이 알고리즘은 많은 수학적 계산을 요구하므로 고속의 응용에 적용하는데는 어려움이 있다.따라서, 본 발명은 IDEA 알고리즘을 고속 디지털 신호 처리(DSP) 칩인 TMS320C54x를 이용하여 구현하고, 핵심 연산인 16 비트 모듈러 곱셈을 보다 효율적으로 구현하는 방법을 사용하여 IDEA 알고리즘의 고속 처리가 가능하도록 한다.또한, 본 발명은 중요 정보의 전송 시 그 정보에 대한 암호화를 통하여 전송 도중 제 3자로부터 정보의 노출을 막고, 중요한 데이터의 안전한 전송 및 보관이 가능토록 한다. 이를 위해 암호화시 필요한 키(key)를 매 파일마다 바꾸어 준다.
Int. CL H04L 9/14 (2006.01)
CPC H04L 9/0625(2013.01)
출원번호/일자 1019970072746 (1997.12.23)
출원인 한국전자통신연구원
등록번호/일자
공개번호/일자 10-1999-0053155 (1999.07.15) 문서열기
공고번호/일자
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 거절
심사진행상태 수리
심판사항
구분
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (1997.12.23)
심사청구항수 1

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 한국전자통신연구원 대한민국 대전광역시 유성구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 류대현 대한민국 대전광역시 유성구
2 윤병우 대한민국 부산광역시 금정구
3 송종관 대한민국 부산광역시 해운대구

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 신영무 대한민국 서울특별시 강남구 영동대로 ***(대치동) KT&G타워 *층(에스앤엘파트너스)
2 최승민 대한민국 서울특별시 중구 통일로 **, 에이스타워 *층 (순화동)(법무법인 세종)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
최종권리자 정보가 없습니다
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 출원심사청구서
Request for Examination
1997.12.23 수리 (Accepted) 1-1-1997-0226719-27
2 특허출원서
Patent Application
1997.12.23 수리 (Accepted) 1-1-1997-0226717-36
3 대리인선임신고서
Notification of assignment of agent
1997.12.23 수리 (Accepted) 1-1-1997-0226718-82
4 의견제출통지서
Notification of reason for refusal
2000.02.29 발송처리완료 (Completion of Transmission) 9-5-2000-0039272-32
5 거절사정서
Decision to Refuse a Patent
2000.05.30 발송처리완료 (Completion of Transmission) 9-5-2000-0121187-17
6 출원인정보변경(경정)신고서
Notification of change of applicant's information
2001.04.19 수리 (Accepted) 4-1-2001-0046046-20
7 출원인정보변경(경정)신고서
Notification of change of applicant's information
2002.08.08 수리 (Accepted) 4-1-2002-0065009-76
8 출원인정보변경(경정)신고서
Notification of change of applicant's information
2009.08.04 수리 (Accepted) 4-1-2009-5150899-36
9 출원인정보변경(경정)신고서
Notification of change of applicant's information
2015.02.02 수리 (Accepted) 4-1-2015-0006137-44
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1

디지털 신호 처리 칩에서 16 비트 모듈러 곱셈 연산 수행 시 입력되는 두 신호에 대해 곱셈 연산을 수행하는 단계와,

상기 곱셈 연산 수행 결과를 통해 상기 입력되는 두 신호 중 적어도 어느 한 입력이 영인 경우를 검사하는 단계와,

상기 검사 결과 어느 한 입력이 영 인 경우에만 결과 값을 수정하여 최종적으로 곱셈 연산을 수행하는 단계를 포함하여 이루어진 것을 특징으로 하는 디지털 신호 처리 칩을 이용한 인터내셔날 데이터 엔크립션 알고리즘의 수행 속도 개선 방법

지정국 정보가 없습니다
패밀리정보가 없습니다
국가 R&D 정보가 없습니다.