맞춤기술찾기

이전대상기술

협대역 종합정보통신망용 시스템 통합 칩

  • 기술번호 : KST2015077591
  • 담당센터 : 대전기술혁신센터
  • 전화번호 : 042-610-2279
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 본 발명은 교환기 이후 단에서 사용자에게 요구되는 대부분의 하드웨어적인 구성요소를 하나의 단일 칩으로 집적화 시키는 협대역 ISDN용 시스템 통합 칩에 관한 것으로, 전체 시스템을 관할하는 프로세서 모듈을 중심으로 ISDN 망 접속을 위한 모듈, 음성 처리를 위한 오디오 코덱 모듈 그리고 외부 PC와 데이터를 교환하기 위한 PC 인터페이스 모듈이 구성되며, ISDN 네트워크 인터페이스 모듈은 ISDN S 참조점과 U 참조점의 규격 및 신호를 처리하는 기능을 갖는 S 인터페이스 정합부와 U 인터페이스 정합부 그리고 ISDN D 및 2개의 B 채널에 직렬 데이터를 전송하기 위한 HDLC 처리부로 구성된다. 오디오 코덱 모듈을 ITU-T G.711 A/u law 64Kbps PCM 음성 신호를 처리할 수 있는 음성 코덱과 DTMF 신호를 처리하는 톤 (Tone) 처리부를 갖는다. PC 인터페이스 모듈은 UART 제어부와 USB 제어부로 이루어진다. 프로세서 모듈은 각각의 모듈을 관장하는 기능을 갖으며, 서비스 응용에 따르는 프로그램 수행을 위한 캐쉬 (Cache), 메모리 제어부, DMA 제어부, 인터럽트 제어부 및 타이머 등으로 구성된다.
Int. CL H04L 12/40 (2006.01)
CPC H04L 12/40032(2013.01) H04L 12/40032(2013.01)
출원번호/일자 1019990062385 (1999.12.27)
출원인 한국전자통신연구원
등록번호/일자 10-0345399-0000 (2002.07.09)
공개번호/일자 10-2001-0064235 (2001.07.09) 문서열기
공고번호/일자 (20020726) 문서열기
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 소멸
심사진행상태 수리
심판사항
구분
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (1999.12.27)
심사청구항수 6

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 한국전자통신연구원 대한민국 대전광역시 유성구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 황대환 대한민국 대전광역시유성구
2 이종형 대한민국 대전광역시대덕구
3 박종훈 대한민국 대전광역시유성구

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 전영일 대한민국 광주 북구 첨단과기로***번길**, ***호(오룡동)(특허법인세아 (광주분사무소))

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
1 한국전자통신연구원 대한민국 대전광역시 유성구
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 특허출원서
Patent Application
1999.12.27 수리 (Accepted) 1-1-1999-0181732-02
2 출원인정보변경(경정)신고서
Notification of change of applicant's information
2001.04.19 수리 (Accepted) 4-1-2001-0046046-20
3 선행기술조사의뢰서
Request for Prior Art Search
2001.08.16 수리 (Accepted) 9-1-9999-9999999-89
4 선행기술조사보고서
Report of Prior Art Search
2001.09.10 수리 (Accepted) 9-1-2001-0017105-63
5 의견제출통지서
Notification of reason for refusal
2001.10.24 발송처리완료 (Completion of Transmission) 9-5-2001-0288694-04
6 의견서
Written Opinion
2001.10.30 수리 (Accepted) 1-1-2001-0281008-59
7 명세서 등 보정서
Amendment to Description, etc.
2001.10.30 보정승인 (Acceptance of amendment) 1-1-2001-0281016-14
8 등록결정서
Decision to grant
2002.04.23 발송처리완료 (Completion of Transmission) 9-5-2002-0138575-85
9 출원인정보변경(경정)신고서
Notification of change of applicant's information
2002.08.08 수리 (Accepted) 4-1-2002-0065009-76
10 출원인정보변경(경정)신고서
Notification of change of applicant's information
2009.08.04 수리 (Accepted) 4-1-2009-5150899-36
11 출원인정보변경(경정)신고서
Notification of change of applicant's information
2015.02.02 수리 (Accepted) 4-1-2015-0006137-44
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1

시스템 버스 상에서 데이터의 전달시 충돌을 방지하기 위한 시스템 버스제어를 담당하는 버스 중개기와;

상기 시스템 버스에 연결되어 있으며 내부와 외부에 구비되는 메모리를 억세스하여 쓰기 및 읽기 동작을 수행하는 메모리 제어부와;

상기 시스템 버스에 연결되어 있으며 상기 메모리 제어부를 통해 억세스되어진 각종 데이터 및 운영프로그램에 의해 시스템을 제어하는 CPU와;

특정 조건의 발생시 상기 CPU의 동작을 중지 혹은 취소시키는 데이터를 연결되어 있는 시스템 버스를 통해 상기 CPU측으로 전달하는 인터럽트 제어부와;

외부의 주변기기들과 데이터 송수신을 위한 주변버스와 상기 시스템 버스간의 데이터 송수신을 위한 점점 기능을 수행하는 주변기기 접속부와;

상기 주변버스에 연결되며 외부에 구비되어 있는 컴퓨터와 내부 구성요소들간의 데이터 통신을 수행하도록 하는 PC접속부와;

상기 주변버스에 연결되며 외부에 구비되어 있는 핸드셋과 같은 특정 장비와 데이터 통신을 수행하기 위한 핸드셋 접속부와;

통상적인 시분할 방식의 통신장치가 연결되는 TDM 버스 제어부와;

ISDN교환기와 연결되며 ISDN망을 통한 데이터의 송수신을 담당하는 기능 참조점 접속부; 및

상기 주변버스와 기능 참조점 접속부사이에 연결되어 상기 주변버스를 통해 전달되는 데이터를 상기 기능 참조점 접속부측으로 전달하고 역으로 상기 기능 참조점 접속부에서 수신되는 ISDN망 통신 데이터를 상기 주변버스를 통해 각 주변기기측으로 전달하며, 상기 TDM 버스 제어부와 핸드셋 접속부에 연결되어 있는 주변장치와 ISDN망을 연결할 수 있도록 데이터의 변환을 수행하는 ISDN통신 채널 제어부를 포함하여 하나의 단일 칩에 내장되는 것을 특징으로 하는 협대역 ISDN용 시스템 통합 칩

2 2

제 1 항에 있어서,

상기 주변기기 접속부는 외부의 모니터 혹은 키패드 등과 같은 입출력장치와 연결되는 주변 인터페이스 제어부와;

상기 주변버스와 시스템 버스간의 데이터 송수신을 위한 점점 기능을 수행하는 주변 버스 브릿지로 구성되는 것을 특징으로 하는 협대역 ISDN용 시스템 통합 칩

3 3

제 1 항에 있어서,

상기 PC접속부는 PC와 직렬 데이터 통신을 통한 데이터의 송수신을 담당하는 USB(Universal Serial Bus)와;

PC와 비동기 통신 방식을 통한 데이터의 송수신을 담당하는 UART(Universal Asynchronous Receiver/Transmitter)으로 구성되는 것을 특징으로 하는 협대역 ISDN용 시스템 통합 칩

4 4

제 1 항에 있어서,

상기 핸드셋 접속부는 주변접속기기가 표준안 G

5 5

제 1 항에 있어서,

상기 기능 참조점 접속부는 회선 인터페이스로 S 인터페이스 및 U 인터페이스를 모두 제공하도록, 'U' 기능 참조점의 역할을 수행하는 U 전송기와;

'S/T' 기능 참조점의 역할을 수행하는 S/T 전송기로 구성되는 것을 특징으로 하는 협대역 ISDN용 시스템 통합 칩

6 6

제 1 항에 있어서,

ISDN통신 채널 제어부는 2B+D 채널로 표시되는 ISDN채널 중 제 1사용자 데이터 채널의 HDLC 기능을 제공하는 B1채널 HDLC와;

제 2사용자 데이터 채널의 HDLC 기능을 제공하는 B2채널 HDLC와;

상기 B1채널 HDLC와 B2채널 HDLC의 동작을 제어하며 상기 TDM 버스 제어부와 G

지정국 정보가 없습니다
패밀리정보가 없습니다
국가 R&D 정보가 없습니다.