맞춤기술찾기

이전대상기술

FUDCOM에 의한 결함허용 제어장치 및 방법

  • 기술번호 : KST2015078287
  • 담당센터 : 대전기술혁신센터
  • 전화번호 : 042-610-2279
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 본 발명은 메모리 버스를 확장하는 방식을 이용하여 메모리 소유권의 이전만으로도 이중화 형태로 결함 허용 기능을 가지는 제어시스템에 관한 것으로, 각 프로세서 모듈은 자신의 프로세서 모듈의 메모리 내용을 저장하거나 상대 프로세서 모듈의 메모리 내용을 저장하는 A포트 메모리 및 B포트 메모리, 및 이중화 운용시 메모리 소유권이 자신 프로세서 모듈에 있는지 상대 프로세서 모듈에 있는지에 따라 A포트 메모리 또는 B포트 메모리에 선택적으로 자신 프로세서 모듈의 메모리 데이터를 저장하거나 상대 프로세서 모듈로부터 전송된 데이터를 저장하도록 절체 과정을 수행하는 메모리 버스 스위치부를 포함하여, 한 개 프로세서 모듈에 항상 자신의 메모리 내용과 상대방 메모리 내용을 가지게 하여 메모리 소유권만을 이전하여도 안정적이며 빠른 절체시간을 가지고, 사용 운영 체계 적용이 용이할 뿐 아니라 이중화용 운영체계 구현에도 손쉽게 접근하는 이중화로 구성된 제어 시스템을 제공할 수 있다.결함허용제어시스템
Int. CL G06F 11/07 (2006.01)
CPC
출원번호/일자 1020010083296 (2001.12.22)
출원인 한국전자통신연구원
등록번호/일자 10-0429899-0000 (2004.04.21)
공개번호/일자 10-2003-0053543 (2003.07.02) 문서열기
공고번호/일자 (20040503) 문서열기
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 소멸
심사진행상태 수리
심판사항
구분
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (2001.12.22)
심사청구항수 9

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 한국전자통신연구원 대한민국 대전광역시 유성구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 정우석 대한민국 대전광역시유성구
2 송광석 대한민국 대전광역시유성구

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 이영필 대한민국 서울 강남구 언주로 **길 **, *층, **층, **층, **층(도곡동, 대림아크로텔)(리앤목특허법인)
2 이해영 대한민국 서울 강남구 언주로 **길 **, *층, **층, **층, **층(도곡동, 대림아크로텔)(리앤목특허법인)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
1 한국전자통신연구원 대한민국 대전광역시 유성구
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 특허출원서
Patent Application
2001.12.22 수리 (Accepted) 1-1-2001-0342006-22
2 출원인정보변경(경정)신고서
Notification of change of applicant's information
2002.08.08 수리 (Accepted) 4-1-2002-0065009-76
3 선행기술조사의뢰서
Request for Prior Art Search
2003.06.12 수리 (Accepted) 9-1-9999-9999999-89
4 선행기술조사보고서
Report of Prior Art Search
2003.07.15 수리 (Accepted) 9-1-2003-0029438-56
5 의견제출통지서
Notification of reason for refusal
2003.07.31 발송처리완료 (Completion of Transmission) 9-5-2003-0294534-73
6 명세서 등 보정서
Amendment to Description, etc.
2003.09.30 보정승인간주 (Regarded as an acceptance of amendment) 1-1-2003-0364913-03
7 의견서
Written Opinion
2003.09.30 수리 (Accepted) 1-1-2003-0364912-57
8 등록결정서
Decision to grant
2004.03.26 발송처리완료 (Completion of Transmission) 9-5-2004-0113952-34
9 출원인정보변경(경정)신고서
Notification of change of applicant's information
2009.08.04 수리 (Accepted) 4-1-2009-5150899-36
10 출원인정보변경(경정)신고서
Notification of change of applicant's information
2015.02.02 수리 (Accepted) 4-1-2015-0006137-44
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1

시스템 기능을 수행하는 활성 프로세서 모듈에서 장애가 발생하면 대기 프로세서 모듈로 시스템 기능을 이전하여 장애를 복구하는 결함허용 제어장치에서, 상기 각 프로세서 모듈은,

자신의 프로세서 모듈의 메모리 내용을 저장하거나 상대 프로세서 모듈의 메모리 내용을 저장하는 A포트 메모리 및 B포트 메모리; 및

이중화모드시 메모리 소유권이 자신 프로세서 모듈에 있는지 상대 프로세서 모듈에 있는지에 따라 A포트 메모리 또는 B포트 메모리에 선택적으로 자신 프로세서 모듈의 메모리 데이터를 저장하거나 상대 프로세서 모듈로부터 전송된 채널 데이터를 저장하도록 절체 과정을 수행하는 메모리버스 스위치부를 포함하고,

상기 메모리버스 스위치부는 A포트 메모리에 대한 소유권이 상대 프로세서 모듈에 있고 B포트 메모리에 대한 소유권이 자신 프로세서 모듈에 있으면, A포트 메모리로 채널 데이터를 출력하고, B포트 메모리로 메모리 데이터를 출력하고, A포트 메모리에 대한 소유권이 자신의 프로세서 모듈에 있고 B포트 메모리에 대한 소유권이 상대 프로프서 모듈에 있으면, A포트 메모리로 메모리 데이터를 출력하고, B포트 메모리로 채널 데이터를 출력하는 것을 특징으로 하는 결함 허용 제어 장치

2 2

제1항에 있어서, 상기 메모리버스 스위치부는

메모리 제어기와 연결되어, 상기 메모리들로부터 송수신되는 데이터를 상기 메모리 제어기로 송수신하기 위한 메모리제어기 정합부;

상기 메모리들과 정합하게 하기 위한 메모리 정합부;

프로세서 모듈들을 연결하여 프로세서 모듈간 데이터의 일관성 유지를 위한 데이터 전송 채널 정합부; 및

동작 모드에 따라 메모리정합부로부터 혹은 메모리정합부로 제어신호, 어드레스 및 데이터를 송수신하기 위한 경로를 제공하는, 상기 메모리정합부로 관련 신호를 스위칭하기 위한 정합스위치부를 포함하는 것을 특징으로 하는 결함 허용 제어 장치

3 3

제2항에 있어서, 상기 정합스위치부는 상기 메모리정합부로 해당 데이터를 송수신하기 위한 경로를 제공하며,

프로세서 모듈 간에 동작 모드 협상과정을 통하여 결정된 결과에 따라 관련 제어신호를 생성하여, 결함 허용 동작 상태를 결정하기 위한 모드 설정부;

상기 제어신호에 따라 단방향 신호를 상기 A포트 메모리 또는 B포트 메모리로 스위치하기 위한 단방향 신호 스위치부; 및

상기 제어신호에 따라 양방향 신호를 상기 A포트 메모리 또는 B포트 메모리로 스위치하기 위한 양방향 신호 스위치부를 포함하며,

상기 단방향 신호 스위치부 및 상기 양방향 신호 스위치부는 상기 모드 설정부로부터 수신된 신호에 따라 송수신할 경로를 설정하는 것을 특징으로 하는 결함 허용 제어 장치

4 4

제3항에 있어서, 상기 단방향 신호 스위치부는

자신 프로세서 모듈의 메모리 제어기로부터 수신되는 어드레스와 제어신호를 메모리용 신호라고 하고, 상대 프로세스 모듈에서 데이터 전송채널로부터 수신되는 어드레스와 제어신호를 채널용 신호라고 할 때,

상기 메모리제어부로부터 수신되는 메모리용 신호 및 상기 데이터 전송 채널 정합부로부터 수신되는 채널용 신호를 수신하여, 동작 모드에 따라 상기 신호들을 상기 각 메모리로 출력하는 A포트용 먹스 및 B포트용 먹스를 포함하는 것을 특징으로 하는 결함 허용 제어 장치

5 5

삭제

6 6

제3항에 있어서, 상기 양방향 신호 스위치부는

자신의 메모리 제어기로부터 수신되는 데이터 신호 및 데이터 전송 채널을 통하여 수신되는 데이터 신호를 결함 허용 동작 상태에 따라 A포트 메모리 또는 B포트 메모리로 스위칭하기 위한 입력 스위치; 및

A포트 또는 B포트 메모리로부터 수신되는 데이터를 자신의 프로세서 모듈의 메모리 제어기로 또는 데이터 전송 채널을 통하여 상대방 프로세서 모듈의 메모리로 데이터를 송신하기 위한 출력 스위치를 포함하는 것을 특징으로 하는 결함 허용 제어 장치

7 7

제6항에 있어서, 상기 입력 스위치는,

자신의 프로세서 모듈의 메모리 제어기로부터 수신되는 데이터신호를 메모리용 데이터라고 하고, 상대 프로세스 모듈에서 데이터 전송채널로부터 수신되는 데이터신호를 채널용 데이터라고 할 때,

이중화모드시 활성모드로 동작하면 메모리포트 인에이블신호에 의하여 인에이블된 메모리가 메모리용 데이터를 출력하고, 대기모드로 동작하면 메모리포트 인에이블신호에 의하여 인에이블된 메모리에 대한 소유권은 자신의 프로세서 모듈에 있어 그 메모리에 메모리용 데이터를 출력하고, 다른 메모리에 대한 소유권은 상대 프로세서 모듈에 있어 그 메모리로 채널용 데이터를 출력하는 것을 특징으로 하는 결함 허용 제어 장치

8 8

제6항에 있어서, 상기 출력 스위치는

메모리포트 인에비블신호에 의하여 A포트 메모리의 출력데이터와 B포트 메모리의 출력데이터 중 하나가 선택되어, 상기 선택된 출력데이터는 자신 프로세서 모듈의 메모리제어기로 출력되며, 동작모드가 활성모드이면서 이중화모드로 설정되어 있으면 상기 선택된 출력데이터가 데이터 전송 채널을 통하여 전송되어 상기 출력데이터가 상대 프로세서 모듈의 메모리에 반영되도록 하는 것을 특징으로 하는 결함 허용 제어 장치

9 9

시스템 기능을 수행하는 활성 프로세서 모듈에서 장애가 발생하면 대기 프로세서 모듈로 시스템 기능을 이전하여 장애를 복구하는 결함허용 제어장치에서, 상기 각 프로세서 모듈은,

자신의 프로세서 모듈의 메모리 내용을 저장하거나 상대 프로세서 모듈의 메모리 내용을 저장하는 A포트 메모리 및 B포트 메모리;

프로세서 모듈들을 연결하여 프로세서 모듈간 데이터의 일관성 유지를 위한 데이터 전송 채널 정합부; 및

프로세서 모듈 간에 동작 모드 협상과정을 통하여 결정된 결과에 따라 관련 제어신호를 생성하여 결함 허용 동작 상태를 결정하고, 상기 제어신호에 따라 상기 A포트 메모리 또는 B포트 메모리로 스위치하여, 동작 모드에 따라 메모리로부터 혹은 메모리로 제어신호, 어드레스 및 데이터를 송수신하기 위한 경로를 제공하는, 상기 메모리와 관련된 신호를 스위칭하기 위한 정합스위치부를 포함하여,

자신 프로세서 모듈의 메모리 제어기로부터 전송되는 메모리용 신호 및 상대 프로세스 모듈에서 데이터 전송채널을 통하여 전송되는 채널용 신호를 수신하여, 자신 프로세서 모듈에 소유권이 있는 메모리로는 메모리용 신호를 출력하고 상대 프로세서 모듈에 소유권이 있는 메모리로는 채널용 신호를 출력하는 것을 특징으로 하는 결함 허용 제어장치

10 10

삭제

11 11

시스템 기능을 수행하는 활성 프로세서 모듈에서 장애가 발생하면 대기 프로세서 모듈로 시스템 기능을 이전하여 장애를 복구하는 결함허용 제어장치에서, 상기 프로세서 모듈은 자신의 프로세서 모듈의 메모리 내용을 저장하거나 상대 프로세서 모듈의 메모리 내용을 저장하는 A포트 메모리 및 B포트 메모리를 구비하며, 상기 메모리들을 이용하여 결함 허용 제어하는 방법에 있어서,

프로세서 모듈 간에 동작 모드 협상과정을 통하여 결정된 결과에 따라 관련 제어신호를 생성하여, 결함 허용 동작 상태를 결정하는 단계; 및

메모리 소유권이 자신 프로세서 모듈에 있는지 상대 프로세서 모듈에 있는지에 따라 A포트 메모리 또는 B포트 메모리에 선택적으로 자신 프로세서 모듈의 메모리 데이터를 저장하거나 상대 프로세서 모듈로부터 전송된 데이터를 저장하도록 절체하는 단계를 포함하며,

자신 프로세서 모듈의 메모리 제어기로부터 수신되는 신호를 메모리용 신호라고 하고, 상대 프로세스 모듈에서 데이터 전송채널로부터 수신되는 신호를 채널용 신호라고 할 때, 상기 메모리제어부로부터 전송되는 메모리용 신호 및 상기 데이터 전송 채널을 통하여 전송되는 채널용 신호를 수신하여, 자신 프로세서 모듈에 소유권이 있는 메모리로는 메모리용 신호를 출력하고 상대 프로세서 모듈에 소유권이 있는 메모리로는 채널용 신호를 출력하는 것을 특징으로 하는 결함 허용 제어방법

지정국 정보가 없습니다
순번, 패밀리번호, 국가코드, 국가명, 종류의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 패밀리정보 - 패밀리정보 표입니다.
순번 패밀리번호 국가코드 국가명 종류
1 US07137030 US 미국 FAMILY
2 US20030131281 US 미국 FAMILY

DOCDB 패밀리 정보

순번, 패밀리번호, 국가코드, 국가명, 종류의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 패밀리정보 - DOCDB 패밀리 정보 표입니다.
순번 패밀리번호 국가코드 국가명 종류
1 US2003131281 US 미국 DOCDBFAMILY
2 US7137030 US 미국 DOCDBFAMILY
국가 R&D 정보가 없습니다.