1 |
1
시스템 기능을 수행하는 활성 프로세서 모듈에서 장애가 발생하면 대기 프로세서 모듈로 시스템 기능을 이전하여 장애를 복구하는 결함허용 제어장치에서, 상기 각 프로세서 모듈은, 자신의 프로세서 모듈의 메모리 내용을 저장하거나 상대 프로세서 모듈의 메모리 내용을 저장하는 A포트 메모리 및 B포트 메모리; 및 이중화모드시 메모리 소유권이 자신 프로세서 모듈에 있는지 상대 프로세서 모듈에 있는지에 따라 A포트 메모리 또는 B포트 메모리에 선택적으로 자신 프로세서 모듈의 메모리 데이터를 저장하거나 상대 프로세서 모듈로부터 전송된 채널 데이터를 저장하도록 절체 과정을 수행하는 메모리버스 스위치부를 포함하고, 상기 메모리버스 스위치부는 A포트 메모리에 대한 소유권이 상대 프로세서 모듈에 있고 B포트 메모리에 대한 소유권이 자신 프로세서 모듈에 있으면, A포트 메모리로 채널 데이터를 출력하고, B포트 메모리로 메모리 데이터를 출력하고, A포트 메모리에 대한 소유권이 자신의 프로세서 모듈에 있고 B포트 메모리에 대한 소유권이 상대 프로프서 모듈에 있으면, A포트 메모리로 메모리 데이터를 출력하고, B포트 메모리로 채널 데이터를 출력하는 것을 특징으로 하는 결함 허용 제어 장치
|
2 |
2
제1항에 있어서, 상기 메모리버스 스위치부는 메모리 제어기와 연결되어, 상기 메모리들로부터 송수신되는 데이터를 상기 메모리 제어기로 송수신하기 위한 메모리제어기 정합부; 상기 메모리들과 정합하게 하기 위한 메모리 정합부; 프로세서 모듈들을 연결하여 프로세서 모듈간 데이터의 일관성 유지를 위한 데이터 전송 채널 정합부; 및 동작 모드에 따라 메모리정합부로부터 혹은 메모리정합부로 제어신호, 어드레스 및 데이터를 송수신하기 위한 경로를 제공하는, 상기 메모리정합부로 관련 신호를 스위칭하기 위한 정합스위치부를 포함하는 것을 특징으로 하는 결함 허용 제어 장치
|
3 |
3
제2항에 있어서, 상기 정합스위치부는 상기 메모리정합부로 해당 데이터를 송수신하기 위한 경로를 제공하며, 프로세서 모듈 간에 동작 모드 협상과정을 통하여 결정된 결과에 따라 관련 제어신호를 생성하여, 결함 허용 동작 상태를 결정하기 위한 모드 설정부; 상기 제어신호에 따라 단방향 신호를 상기 A포트 메모리 또는 B포트 메모리로 스위치하기 위한 단방향 신호 스위치부; 및 상기 제어신호에 따라 양방향 신호를 상기 A포트 메모리 또는 B포트 메모리로 스위치하기 위한 양방향 신호 스위치부를 포함하며, 상기 단방향 신호 스위치부 및 상기 양방향 신호 스위치부는 상기 모드 설정부로부터 수신된 신호에 따라 송수신할 경로를 설정하는 것을 특징으로 하는 결함 허용 제어 장치
|
4 |
4
제3항에 있어서, 상기 단방향 신호 스위치부는 자신 프로세서 모듈의 메모리 제어기로부터 수신되는 어드레스와 제어신호를 메모리용 신호라고 하고, 상대 프로세스 모듈에서 데이터 전송채널로부터 수신되는 어드레스와 제어신호를 채널용 신호라고 할 때, 상기 메모리제어부로부터 수신되는 메모리용 신호 및 상기 데이터 전송 채널 정합부로부터 수신되는 채널용 신호를 수신하여, 동작 모드에 따라 상기 신호들을 상기 각 메모리로 출력하는 A포트용 먹스 및 B포트용 먹스를 포함하는 것을 특징으로 하는 결함 허용 제어 장치
|
5 |
5
삭제
|
6 |
6
제3항에 있어서, 상기 양방향 신호 스위치부는 자신의 메모리 제어기로부터 수신되는 데이터 신호 및 데이터 전송 채널을 통하여 수신되는 데이터 신호를 결함 허용 동작 상태에 따라 A포트 메모리 또는 B포트 메모리로 스위칭하기 위한 입력 스위치; 및 A포트 또는 B포트 메모리로부터 수신되는 데이터를 자신의 프로세서 모듈의 메모리 제어기로 또는 데이터 전송 채널을 통하여 상대방 프로세서 모듈의 메모리로 데이터를 송신하기 위한 출력 스위치를 포함하는 것을 특징으로 하는 결함 허용 제어 장치
|
7 |
7
제6항에 있어서, 상기 입력 스위치는, 자신의 프로세서 모듈의 메모리 제어기로부터 수신되는 데이터신호를 메모리용 데이터라고 하고, 상대 프로세스 모듈에서 데이터 전송채널로부터 수신되는 데이터신호를 채널용 데이터라고 할 때, 이중화모드시 활성모드로 동작하면 메모리포트 인에이블신호에 의하여 인에이블된 메모리가 메모리용 데이터를 출력하고, 대기모드로 동작하면 메모리포트 인에이블신호에 의하여 인에이블된 메모리에 대한 소유권은 자신의 프로세서 모듈에 있어 그 메모리에 메모리용 데이터를 출력하고, 다른 메모리에 대한 소유권은 상대 프로세서 모듈에 있어 그 메모리로 채널용 데이터를 출력하는 것을 특징으로 하는 결함 허용 제어 장치
|
8 |
8
제6항에 있어서, 상기 출력 스위치는 메모리포트 인에비블신호에 의하여 A포트 메모리의 출력데이터와 B포트 메모리의 출력데이터 중 하나가 선택되어, 상기 선택된 출력데이터는 자신 프로세서 모듈의 메모리제어기로 출력되며, 동작모드가 활성모드이면서 이중화모드로 설정되어 있으면 상기 선택된 출력데이터가 데이터 전송 채널을 통하여 전송되어 상기 출력데이터가 상대 프로세서 모듈의 메모리에 반영되도록 하는 것을 특징으로 하는 결함 허용 제어 장치
|
9 |
9
시스템 기능을 수행하는 활성 프로세서 모듈에서 장애가 발생하면 대기 프로세서 모듈로 시스템 기능을 이전하여 장애를 복구하는 결함허용 제어장치에서, 상기 각 프로세서 모듈은, 자신의 프로세서 모듈의 메모리 내용을 저장하거나 상대 프로세서 모듈의 메모리 내용을 저장하는 A포트 메모리 및 B포트 메모리; 프로세서 모듈들을 연결하여 프로세서 모듈간 데이터의 일관성 유지를 위한 데이터 전송 채널 정합부; 및 프로세서 모듈 간에 동작 모드 협상과정을 통하여 결정된 결과에 따라 관련 제어신호를 생성하여 결함 허용 동작 상태를 결정하고, 상기 제어신호에 따라 상기 A포트 메모리 또는 B포트 메모리로 스위치하여, 동작 모드에 따라 메모리로부터 혹은 메모리로 제어신호, 어드레스 및 데이터를 송수신하기 위한 경로를 제공하는, 상기 메모리와 관련된 신호를 스위칭하기 위한 정합스위치부를 포함하여, 자신 프로세서 모듈의 메모리 제어기로부터 전송되는 메모리용 신호 및 상대 프로세스 모듈에서 데이터 전송채널을 통하여 전송되는 채널용 신호를 수신하여, 자신 프로세서 모듈에 소유권이 있는 메모리로는 메모리용 신호를 출력하고 상대 프로세서 모듈에 소유권이 있는 메모리로는 채널용 신호를 출력하는 것을 특징으로 하는 결함 허용 제어장치
|
10 |
10
삭제
|
11 |
11
시스템 기능을 수행하는 활성 프로세서 모듈에서 장애가 발생하면 대기 프로세서 모듈로 시스템 기능을 이전하여 장애를 복구하는 결함허용 제어장치에서, 상기 프로세서 모듈은 자신의 프로세서 모듈의 메모리 내용을 저장하거나 상대 프로세서 모듈의 메모리 내용을 저장하는 A포트 메모리 및 B포트 메모리를 구비하며, 상기 메모리들을 이용하여 결함 허용 제어하는 방법에 있어서, 프로세서 모듈 간에 동작 모드 협상과정을 통하여 결정된 결과에 따라 관련 제어신호를 생성하여, 결함 허용 동작 상태를 결정하는 단계; 및 메모리 소유권이 자신 프로세서 모듈에 있는지 상대 프로세서 모듈에 있는지에 따라 A포트 메모리 또는 B포트 메모리에 선택적으로 자신 프로세서 모듈의 메모리 데이터를 저장하거나 상대 프로세서 모듈로부터 전송된 데이터를 저장하도록 절체하는 단계를 포함하며, 자신 프로세서 모듈의 메모리 제어기로부터 수신되는 신호를 메모리용 신호라고 하고, 상대 프로세스 모듈에서 데이터 전송채널로부터 수신되는 신호를 채널용 신호라고 할 때, 상기 메모리제어부로부터 전송되는 메모리용 신호 및 상기 데이터 전송 채널을 통하여 전송되는 채널용 신호를 수신하여, 자신 프로세서 모듈에 소유권이 있는 메모리로는 메모리용 신호를 출력하고 상대 프로세서 모듈에 소유권이 있는 메모리로는 채널용 신호를 출력하는 것을 특징으로 하는 결함 허용 제어방법
|