맞춤기술찾기

이전대상기술

짝수차항 고조파 주파수 체배기를 이용한 광대역 직접디지털 주파수 합성기

  • 기술번호 : KST2015078446
  • 담당센터 : 대전기술혁신센터
  • 전화번호 : 042-610-2279
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 본 발명은 출력 주파수의 대역폭을 확장시키며 주파수 확장 과정에서 발생되는 고조파 성분에 의한 영향이 최소화되도록 한 짝수차항 고조파 주파수 체배기를 이용한 광대역 직접 디지털 주파수 합성기에 관한 것으로, 외부로부터 입력되는 주파수 제어신호에 해당하는 주기신호를 생성하기 위한 위상 적분기와, 위상 적분기의 출력에 해당하는 삼각함수 값을 저장하기 위한 메모리와, 삼각함수 값을 아날로그 신호로 변환하기 위한 디지털 아날로그 변환기와, 디지털 아날로그 변환기로부터 출력되는 고주파의 고조파 성분을 제거하기 위한 저역 통과 필터와, 저역 통과 필터로부터 출력되는 신호에서 기본 고조파 성분을 감쇠시켜 저역 통과 필터의 출력보다 높은 주파수를 발생시키는 주파수 체배기를 포함하여 이루어진다.주파수 합성기, 주파수 체배기, 디지털 아날로그 변환기
Int. CL H03L 7/00 (2006.01)
CPC H03L 7/20(2013.01) H03L 7/20(2013.01) H03L 7/20(2013.01) H03L 7/20(2013.01)
출원번호/일자 1020010083458 (2001.12.22)
출원인 한국전자통신연구원
등록번호/일자 10-0422394-0000 (2004.02.28)
공개번호/일자 10-2003-0053282 (2003.06.28) 문서열기
공고번호/일자 (20040311) 문서열기
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 소멸
심사진행상태 수리
심판사항
구분
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (2001.12.22)
심사청구항수 4

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 한국전자통신연구원 대한민국 대전광역시 유성구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 최장홍 대한민국 전라북도정읍시
2 한선호 대한민국 대전광역시유성구
3 유현규 대한민국 대전광역시유성구

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 신영무 대한민국 서울특별시 강남구 영동대로 ***(대치동) KT&G타워 *층(에스앤엘파트너스)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
1 한국전자통신연구원 대한민국 대전 유성구
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 특허출원서
Patent Application
2001.12.22 수리 (Accepted) 1-1-2001-0342182-49
2 출원인정보변경(경정)신고서
Notification of change of applicant's information
2002.08.08 수리 (Accepted) 4-1-2002-0065009-76
3 선행기술조사의뢰서
Request for Prior Art Search
2003.06.12 수리 (Accepted) 9-1-9999-9999999-89
4 선행기술조사보고서
Report of Prior Art Search
2003.07.15 수리 (Accepted) 9-1-2003-0029439-02
5 의견제출통지서
Notification of reason for refusal
2003.07.30 발송처리완료 (Completion of Transmission) 9-5-2003-0292114-64
6 명세서 등 보정서
Amendment to Description, etc.
2003.09.30 보정승인간주 (Regarded as an acceptance of amendment) 1-1-2003-0364671-48
7 의견서
Written Opinion
2003.09.30 수리 (Accepted) 1-1-2003-0364673-39
8 등록결정서
Decision to grant
2004.02.26 발송처리완료 (Completion of Transmission) 9-5-2004-0074441-66
9 출원인정보변경(경정)신고서
Notification of change of applicant's information
2009.08.04 수리 (Accepted) 4-1-2009-5150899-36
10 출원인정보변경(경정)신고서
Notification of change of applicant's information
2015.02.02 수리 (Accepted) 4-1-2015-0006137-44
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1

외부로부터 입력되는 주파수 제어신호에 해당하는 주기신호를 생성하기 위한 위상 적분기와,

상기 위상 적분기의 출력에 해당하는 삼각함수 값을 저장하기 위한 메모리와,

상기 삼각함수 값을 아날로그 신호로 변환하기 위한 디지털 아날로그 변환기와,

상기 디지털 아날로그 변환기로부터 출력되는 고주파의 고조파 성분을 제거하기 위한 저역 통과 필터와,

상기 저역 통과 필터로부터 출력되는 차동 전압을 입력받아 2개의 트랜지스터 각각에 전류를 유도하고 상기 전류의 합을 이용하여 2배 주파수를 생성하는 주파수 체배기를 포함하는 것을 특징으로 하는 광대역 직접 디지털 주파수 합성기

2 2

제 1 항에 있어서,

상기 위상 적분기는

리셋신호 및 클록신호에 따라 상기 주파수 제어신호를 저장하는 제 1 레지스터와,

상기 제 1 레지스터에 저장된 값과 출력 값을 합하기 위한 가산기와,

상기 클록신호에 따라 상기 가산기로부터 출력되는 값을 저장하는 제 2 레지스터를 포함하는 것을 특징으로 하는 광대역 직접 디지털 주파수 합성기

3 3

제 1 항에 있어서,

상기 주파수 체배기는

노드 및 접지간에 병렬 접속되며 상기 저역 통과 필터로부터 출력되는 차동 전압에 따라 각각 동작되는 제 1 및 제 2 트랜지스터와,

상기 노드 및 전원전압 간에 접속된 로드를 포함하며,

상기 노드 및 전원전압에 출력단자가 연결된 것을 특징으로 하는 광대역 직접 디지털 주파수 합성기

4 4

제 1 항에 있어서,

상기 메모리는 롬(ROM)으로 구성된 것을 특징으로 하는 광대역 직접 디지털 주파수 합성기

지정국 정보가 없습니다
패밀리정보가 없습니다
국가 R&D 정보가 없습니다.