1 |
1
심볼 동기를 이루기 위한 디지털 심볼 동기 장치에 있어서, 외부로부터 수신되는 아날로그 신호를 A/D(Analog/Digital) 클럭에 따라 디지털 신호로 오버샘플링하기 위한 A/D 변환 수단; 상기 A/D 변환 수단에서 오버샘플링한 신호를 입력받아 샘플 간격으로 심볼 타이밍 값을 계산하기 위한 심볼 타이밍 연산 수단; 상기 심볼 타이밍 연산 수단에서 계산한 심볼 타이밍 값을 입력받아 심볼 타이밍을 결정하기 위한 심볼 타이밍 결정 수단; 및 상기 심볼 타이밍 결정 수단으로부터 입력받은 심볼 타이밍 정보에 따라 A/D 클럭을 상기 A/D 변환 수단으로 공급하기 위한 A/D 클럭 공급 수단 을 포함하는 디지털 심볼 동기 장치
|
2 |
2
제 1 항에 있어서, 상기 심볼 타이밍 연산 수단은, 상기 A/D 변환 수단에서 오버샘플링한 신호를 입력받아 한 심볼 내의 위상에 따라 샘플 단위로 분류하기 위한 샘플 정렬 수단; 및 상기 샘플 정렬 수단으로부터 입력받은 신호의 절대값을 구하여 일정 시간동안 더하여 누적시키기 위한 심볼 적분 수단 을 포함하는 디지털 심볼 동기 장치
|
3 |
3
제 2 항에 있어서, 상기 샘플 정렬 수단은, 상기 A/D 변환 수단에서 오버샘플링한 신호를 입력받아 2개 이상의 샘플 지연기를 순차적으로 거치면서 지연시켜 샘플 단위로 분류하는 것을 특징으로 하는 디지털 심볼 동기 장치
|
4 |
4
제 1 항 내지 제 3 항 중 어느 한 항에 있어서, 상기 심볼 타이밍 결정 수단은, 상기 심볼 타이밍 연산 수단으로부터의 심볼 타이밍 값에 따라 최대값 샘플지점(I_Max)을 선택하기 위한 I_Max 선택 수단; 상기 심볼 타이밍 연산 수단으로부터의 심볼 타이밍 값과 상기 I_Max 선택 수단으로부터의 최대값 샘플지점(I_Max) 값에 따라 상기 최대값 샘플지점(I_Max)보다 소정의 샘플만큼 앞에 위치한 지점(E_Max)을 선택하기 위한 E_Max 선택 수단; 상기 심볼 타이밍 연산 수단으로부터의 심볼 타이밍 값과 상기 I_Max 선택 수단으로부터의 최대값 샘플지점(I_Max) 값에 따라 상기 최대값 샘플지점(I_Max)보다 소정의 샘플만큼 뒤에 위치한 지점(L_Max)을 선택하기 위한 L_Max 선택 수단; 상기 E_Max 선택 수단의 출력값과 상기 L_Max 선택 수단의 출력값을 입력받아 그 차이값을 계산하기 위한 감산 수단; 및 상기 감산 수단으로부터의 차이값을 기 설정된 임계값과 비교하여 그 비교 결과에 따라 심볼 타이밍 정보를 상기 A/D 클럭 공급 수단으로 출력하기 위한 임계값 비교 수단 을 포함하는 디지털 심볼 동기 장치
|
5 |
5
제 1 항 내지 제 3 항 중 어느 한 항에 있어서, 상기 심볼 타이밍 결정 수단은, 상기 심볼 타이밍 연산 수단으로부터 입력받은 심볼 타이밍 값의 양의 기울기와 음의 기울기가 교차하는 지점을 예상 최대값 샘플지점(E_I_Max)으로 추정한 후에, 최대값 샘플 지점(I_Max)과 상기 예상 최대값 샘플지점(E_I_Max)과의 차이만큼 클럭의 위상을 이동시키도록 상기 A/D 클럭 공급 수단을 제어하기 위한 중앙 처리 장치(CPU)인 것을 특징으로 하는 디지털 심볼 동기 장치
|
6 |
6
제 1 항 내지 제 3 항 중 어느 한 항에 있어서, 상기 A/D 클럭 공급 수단은, 디지털 클럭을 발생시키기 위한 디지털 클럭 발생 수단; 상기 디지털 클럭 발생 수단으로부터 입력되는 디지털 클럭을 반전시키기 위한 반전 수단; 및 상기 디지털 클럭 발생 수단으로부터 입력되는 디지털 클럭과 상기 반전 수단에서 반전시킨 디지털 클럭을 상기 심볼 타이밍 결정 수단의 출력값에 따라 선택하여 상기 A/D 변환 수단으로 공급하기 위한 선택 수단 을 포함하는 디지털 심볼 동기 장치
|
7 |
7
제 1 항 내지 제 3 항 중 어느 한 항에 있어서, 상기 A/D 클럭 공급 수단은, 외부 기기로부터 입력받은 디지털 클럭을 반전시키기 위한 반전 수단; 및 상기 외부 기기로부터 입력받은 디지털 클럭과 상기 반전 수단에서 반전시킨 디지털 클럭을 상기 심볼 타이밍 결정 수단의 출력값에 따라 선택하여 상기 A/D 변환 수단으로 공급하기 위한 선택 수단 을 포함하는 디지털 심볼 동기 장치
|
8 |
8
제 1 항 내지 제 3 항 중 어느 한 항에 있어서, 상기 A/D 클럭 공급 수단은, 디지털 클럭을 발생시키기 위한 디지털 클럭 발생 수단; 상기 디지털 클럭 발생 수단으로부터 디지털 클럭을 입력받아 2개 이상의 위상을 가지는 클럭으로 변환시키기 위한 클럭 위상 변환 수단; 및 상기 클럭 위상 변환 수단의 출력 클럭을 상기 심볼 타이밍 결정 수단의 출력값에 따라 선택하여 상기 A/D 변환 수단으로 공급하기 위한 선택 수단 을 포함하는 디지털 심볼 동기 장치
|
9 |
9
제 1 항 내지 제 3 항 중 어느 한 항에 있어서, 상기 A/D 클럭 공급 수단은, 외부 기기로부터 디지털 클럭을 입력받아 2개 이상의 위상을 가지는 클럭으로 변환시키기 위한 클럭 위상 변환 수단; 및 상기 클럭 위상 변환 수단의 출력 클럭을 상기 심볼 타이밍 결정 수단의 출력값에 따라 선택하여 상기 A/D 변환 수단으로 공급하기 위한 선택 수단 을 포함하는 디지털 심볼 동기 장치
|
10 |
10
심볼 동기를 이루기 위한 디지털 심볼 동기 장치에 적용되는 디지털 심볼 동기화 방법에 있어서, 아날로그 신호를 A/D 클럭에 따라 디지털 신호로 오버샘플링하는 단계; 상기 오버샘플링한 신호로부터 한 샘플 간격으로 심볼 타이밍 값을 계산하는 심볼 타이밍 연산 단계; 상기 계산한 심볼 타이밍 값을 이용하여 심볼 타이밍을 결정하는 심볼 타이밍 결정 단계; 및 상기 결정한 심볼 타이밍 정보에 따라 상기 A/D 클럭을 공급하는 A/D 클럭 공급 단계 를 포함하는 디지털 심볼 동기화 방법
|
11 |
11
제 10 항에 있어서, 상기 심볼 타이밍 연산 단계는, 상기 오버샘플링한 신호를 한 심볼 내의 위상에 따라 샘플 단위로 분류하는 샘플 정렬 단계; 및 상기 샘플 단위로 분류한 신호의 절대값을 구하여 일정 시간동안 더하여 누적시키는 심볼 적분 단계 를 포함하는 디지털 심볼 동기화 방법
|
12 |
12
제 11 항에 있어서, 상기 샘플 정렬 단계는, 상기 오버샘플링한 신호를 2개 이상의 샘플 지연기를 순차적으로 거치면서 지연시켜 샘플 단위로 분류하는 것을 특징으로 하는 디지털 심볼 동기화 방법
|
13 |
13
제 10 항 내지 제 12 항 중 어느 한 항에 있어서, 상기 심볼 타이밍 결정 단계는, 상기 심볼 타이밍 값에 따라 최대값 샘플지점(I_Max)을 선택하는 단계; 상기 심볼 타이밍 값과 최대값 샘플지점(I_Max) 값에 따라 상기 최대값 샘플지점(I_Max)보다 소정의 샘플만큼 앞에 위치한 지점(E_Max)과 상기 최대값 샘플지점(I_Max)보다 소정의 샘플만큼 뒤에 위치한 지점(L_Max)을 선택하는 단계; 상기 최대값 샘플지점(I_Max)보다 소정의 샘플만큼 앞에 위치한 지점(E_Max) 값에서 상기 최대값 샘플지점(I_Max)보다 소정의 샘플만큼 뒤에 위치한 지점(L_Max) 값을 감산하는 단계; 및 상기 감산한 차이값을 기 설정된 임계값과 비교하여 그 비교 결과에 따라 심볼 타이밍을 결정하는 단계 를 포함하는 디지털 심볼 동기화 방법
|
14 |
14
제 10 항 내지 제 12 항 중 어느 한 항에 있어서, 상기 심볼 타이밍 결정 단계는, 상기 심볼 타이밍 값의 양의 기울기와 음의 기울기가 교차하는 지점을 예상 최대값 샘플지점(E_I_Max)으로 추정하는 단계; 및 최대값 샘플 지점(I_Max)과 상기 예상 최대값 샘플지점(E_I_Max)과의 차이만큼 클럭의 위상을 이동시키도록 심볼 타이밍 정보를 결정하는 단계 를 포함하는 디지털 심볼 동기화 방법
|
15 |
15
제 10 항 내지 제 12 항 중 어느 한 항에 있어서, 상기 A/D 클럭 공급 단계는, 디지털 클럭을 발생시키는 단계; 상기 발생시킨 디지털 클럭을 반전시키는 단계; 및 상기 발생시킨 디지털 클럭과 상기 반전시킨 디지털 클럭을 상기 심볼 타이밍 정보에 따라 선택하여 상기 A/D 클럭으로 공급하는 단계 를 포함하는 디지털 심볼 동기화 방법
|
16 |
16
제 10 항 내지 제 12 항 중 어느 한 항에 있어서, 상기 A/D 클럭 공급 단계는, 외부 기기로부터 입력받은 디지털 클럭을 반전시키는 단계; 및 상기 외부 기기로부터 입력받은 디지털 클럭과 상기 반전시킨 디지털 클럭을 상기 심볼 타이밍 정보에 따라 선택하여 상기 A/D 클럭으로 공급하는 단계 를 포함하는 디지털 심볼 동기화 방법
|
17 |
17
제 10 항 내지 제 12 항 중 어느 한 항에 있어서, 상기 A/D 클럭 공급 단계는, 디지털 클럭을 발생시키는 단계; 상기 발생시킨 디지털 클럭을 2개 이상의 위상을 가지는 클럭으로 변환시키는 단계; 및 상기 변환시킨 클럭을 상기 심볼 타이밍 정보에 따라 선택하여 상기 A/D 클럭으로 공급하는 단계 를 포함하는 디지털 심볼 동기화 방법
|
18 |
18
제 10 항 내지 제 12 항 중 어느 한 항에 있어서, 상기 A/D 클럭 공급 단계는, 외부 기기로부터 입력받은 디지털 클럭을 2개 이상의 위상을 가지는 클럭으로 변환시키는 단계; 및 상기 변환시킨 클럭을 상기 심볼 타이밍 정보에 따라 선택하여 상기 A/D 클럭으로 공급하는 단계 를 포함하는 디지털 심볼 동기화 방법
|