맞춤기술찾기

이전대상기술

가변 이득 증폭기

  • 기술번호 : KST2015078709
  • 담당센터 : 대전기술혁신센터
  • 전화번호 : 042-610-2279
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 본 발명은 가변 이득 증폭기에 관한 것으로, 저전압에서 동작하고, 저왜곡(low distoration), 고선형성(high linearity), 광대역 동작특성을 얻기 위하여, 캐스코드 형태의 차동 입력단(differential pair)으로 제1 및 제2 입력신호를 입력받고, 상기 제1 및 제2 입력신호의 차신호를 증폭하여 제1 및 제2 차동신호를 출력하되, 이득조절전압 신호에 따라 상기 차신호의 가변 전압 이득을 제어하는 입력신호 인가 및 가변 이득 조절부와, 상기 입력신호 인가 및 가변 이득 조절부로부터 출력되는 상기 제1 및 제2 차동신호를 입력받고, 제1 및 제2 바이어스 전압에 따라 상기 제1 및 제2 차동신호를 전압형태의 제1 및 제2 출력전압으로 변환하여 출력하는 전류/전압 변환부를 포함하되, 상기 입력신호 인가 및 가변 이득 조절부는 상기 전류/전압 변환부로부터 부궤환(negative feedback) 접속과 함께 전류 또는 전압입력 형태의 구성을 갖는 것을 특징으로 하는 가변 이득 증폭기를 개시한다. 가변 이득 증폭기, CMOS, 캐스코드, 차동 형태
Int. CL H03G 3/30 (2006.01)
CPC
출원번호/일자 1020020079286 (2002.12.12)
출원인 한국전자통신연구원
등록번호/일자 10-0499855-0000 (2005.06.28)
공개번호/일자 10-2004-0051365 (2004.06.18) 문서열기
공고번호/일자 (20050707) 문서열기
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 소멸
심사진행상태 수리
심판사항
구분
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (2002.12.12)
심사청구항수 9

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 한국전자통신연구원 대한민국 대전광역시 유성구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 권종기 대한민국 대전광역시서구
2 조규형 대한민국 대전광역시서구
3 박문양 대한민국 대전광역시유성구
4 김종대 대한민국 대전광역시서구

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 신영무 대한민국 서울특별시 강남구 영동대로 ***(대치동) KT&G타워 *층(에스앤엘파트너스)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
1 펜드래건 일렉트로닉스 앤드 텔레커뮤니케이션즈 리서치 엘엘씨 미국 워싱턴 ***** 커클랜드 캐럴란 포인트 *
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 특허출원서
Patent Application
2002.12.12 수리 (Accepted) 1-1-2002-0413449-12
2 선행기술조사의뢰서
Request for Prior Art Search
2004.06.09 수리 (Accepted) 9-1-9999-9999999-89
3 선행기술조사보고서
Report of Prior Art Search
2004.07.14 수리 (Accepted) 9-1-2004-0043656-66
4 의견제출통지서
Notification of reason for refusal
2004.11.30 발송처리완료 (Completion of Transmission) 9-5-2004-0513984-66
5 지정기간연장신청서
Request for Extension of Designated Period
2005.01.28 수리 (Accepted) 1-1-2005-0053062-16
6 지정기간연장신청서
Request for Extension of Designated Period
2005.02.25 수리 (Accepted) 1-1-2005-0102313-10
7 명세서등보정서
Amendment to Description, etc.
2005.03.30 보정승인간주 (Regarded as an acceptance of amendment) 1-1-2005-0168813-62
8 의견서
Written Opinion
2005.03.30 수리 (Accepted) 1-1-2005-0168835-66
9 등록결정서
Decision to grant
2005.06.27 발송처리완료 (Completion of Transmission) 9-5-2005-0296282-88
10 출원인정보변경(경정)신고서
Notification of change of applicant's information
2009.08.04 수리 (Accepted) 4-1-2009-5150899-36
11 출원인정보변경(경정)신고서
Notification of change of applicant's information
2015.02.02 수리 (Accepted) 4-1-2015-0006137-44
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1
삭제
2 2
캐스코드 형태의 차동 입력단을 통해 입력된 제 1 및 제 2 신호의 차신호를 증폭하여 전류 형태의 제 1 및 제 2 차동신호를 출력하되, 이득조절전압 신호에 따라 상기 차신호의 이득이 제어되는 입력신호 인가 및 가변 이득 조절부; 및 제 1 및 제 2 바이어스 전압에 따라 상기 제 1 및 제 2 차동신호를 제 1 및 제 2 전압으로 변환하여 출력하는 전류/전압 변환부를 포함하되, 상기 전류/전압 변환부는 전원전압원 및 상기 제 1 전압 출력단자 간에 접속된 제 1 부하수단;상기 전원전압원 및 상기 제 2 전압 출력단자 간에 접속된 제 2 부하수단; 상기 제 1 전압 출력단자 및 제 1 노드 간에 접속되며, 상기 제 1 바이어스 전압에 의해 동작되는 제 1 NMOS 트랜지스터;상기 제 2 전압 출력단자 및 제 2 노드 간에 접속되며, 상기 제 1 바이어스 전압에 의해 동작되는 제 2 NMOS 트랜지스터; 및상기 제 1 및 제 2 노드와 접지전압원 간에 각각 접속되며, 상기 제 2 바이어스 전압에 의해 동작되는 제 3 및 제 4 NMOS 트랜지스터로 구성되고, 상기 입력신호 인가 및 가변 이득 조절부는 소스가 상기 전류/전압 변환부의 제 2 노드와 접속되고, 게이트를 통해 상기 제 1 신호가 입력되는 제 1 NMOS 트랜지스터;소스가 상기 전류/전압 변환부의 제 1 노드와 접속되고, 게이트를 통해 상기 제 2 신호가 입력되는 제 2 NMOS 트랜지스터; 소스가 상기 제 1 NMOS 트랜지스터의 드레인과 접속되고, 드레인이 상기 전류/전압 변환부의 제 1 전압 출력단자에 접속되며, 상기 이득조절전압 신호에 따라 동작되는 제 3 NMOS 트랜지스터; 및소스가 상기 제 2 NMOS 트랜지스터의 드레인과 접속되고, 드레인이 상기 전류/전압 변환부의 제 2 전압 출력단자에 접속되며, 상기 이득조절전압 신호에 따라 동작되는 제 4 NMOS 트랜지스터로 구성된 것을 특징으로 하는 가변 이득 증폭기
3 3
제 2 항에 있어서,상기 입력신호 인가 및 가변 이득 조절부의 상기 제 1 및 제 3 NMOS 트랜지스터와 제 2 및 제 4 NMOS 트랜지스터는 상기 이득조절전압 신호에 따라 포화영역 또는 선형영역에서 동작되는 것을 특징으로 하는 가변 이득 증폭기
4 4
삭제
5 5
삭제
6 6
제 1 항에 있어서, 상기 전류/전압 변환부의 상기 제 1 및 제 2 부하수단은 저항소자인 것을 특징으로 하는 가변 이득 증폭기
7 7
삭제
8 8
삭제
9 9
삭제
10 10
제 2 항에 있어서, 상기 제 1 부하수단은 상기 전원전압원과 상기 제 1 전압 출력단자 간에 접속되며, 제 3 노드의 전위에 따라 동작되는 PMOS 트랜지스터;상기 전원전압원과 상기 제 3 노드 간에 접속되며, 상기 제 1 전압 출력단자의 전위에 따라 동작되는 NMOS 트랜지스터;상기 제 3 노드 및 상기 접지전압원 간에 접속되며, 안정된 바이어스를 공급하는 전류원; 및상기 제 3 노드 및 상기 접지전압원 간에 접속되며, 주파수 특성을 개선시키기 위한 주파수 보상 캐패시터를 포함하는 것을 특징으로 하는 가변 이득 증폭기
11 11
제 2 항에 있어서, 상기 제 2 부하수단은 상기 전원전압원과 상기 제 2 전압 출력단자 간에 접속되며, 제 4 노드의 전위에 따라 동작되는 PMOS 트랜지스터;상기 전원전압원과 상기 제 4 노드 간에 접속되며, 상기 제 2 전압 출력단자의 전위에 따라 동작되는 NMOS 트랜지스터;상기 제 4 노드 및 상기 접지전압원 간에 접속되며, 안정된 바이어스를 공급하는 전류원; 및상기 제 4 노드 및 상기 접지전압원 간에 접속되며, 주파수 특성을 개선시키기 위한 주파수 보상 캐패시터를 포함하는 것을 특징으로 하는 가변 이득 증폭기
12 12
삭제
13 13
삭제
14 14
캐스코드 형태의 차동 입력단을 통해 입력된 제 1 및 제 2 신호의 차신호를 증폭하여 전압 형태의 제 1 및 제 2 차동신호를 출력하되, 이득조절전압 신호에 따라 상기 차신호의 이득이 제어되는 입력신호 인가 및 가변 이득 조절부; 및 제 1 및 제 2 바이어스 전압에 따라 상기 제 1 및 제 2 차동신호를 제 1 및 제 2 전압으로 변환하여 출력하는 전류/전압 변환부를 포함하되, 상기 전류/전압 변환부는 전원전압원 및 상기 제 1 전압 출력단자 간에 접속된 제 1 능동부하 회로;상기 전원전압원 및 상기 제 2 전압 출력단자 간에 접속된 제 2 능동부하 회로; 상기 제 1 전압 출력단자 및 노드 간에 접속되며, 상기 제 1 바이어스 전압에 의해 동작되는 제 1 NMOS 트랜지스터;상기 제 2 전압 출력단자 및 상기 노드 간에 접속되며, 상기 제 1 바이어스 전압에 의해 동작되는 제 2 NMOS 트랜지스터; 및상기 노드 및 접지전압원 간에 접속되며, 상기 제 2 바이어스 전압에 의해 동작되는 제 3 NMOS 트랜지스터로 구성되고, 상기 입력신호 인가 및 가변 이득 조절부는 소스가 상기 전류/전압 변환부의 노드와 접속되고, 게이트를 통해 상기 제 1 신호가 입력되는 제 1 NMOS 트랜지스터;소스가 상기 전류/전압 변환부의 상기 노드와 접속되고, 게이트를 통해 상기 제 2 신호가 입력되는 제 2 NMOS 트랜지스터; 소스가 상기 제 1 NMOS 트랜지스터의 드레인과 접속되고, 드레인이 상기 전류/전압 변환부의 제 1 전압 출력단자에 접속되며, 상기 이득조절전압 신호에 따라 동작되는 제 3 NMOS 트랜지스터; 및소스가 상기 제 2 NMOS 트랜지스터의 드레인과 접속되고, 드레인이 상기 전류/전압 변환부의 제 2 전압 출력단자에 접속되며, 상기 이득조절전압 신호에 따라 동작되는 제 4 NMOS 트랜지스터로 구성된 것을 특징으로 하는 가변 이득 증폭기
15 15
제 14 항에 있어서,상기 입력신호 인가 및 가변 이득 조절부의 상기 제 1 및 제 3 NMOS 트랜지스터와 제 2 및 제 4 NMOS 트랜지스터는 상기 이득조절전압 신호에 따라 포화영역 또는 선형영역에서 동작되는 것을 특징으로 하는 가변 이득 증폭기
16 16
제 14 항에 있어서, 상기 제 1 능동부하 회로는 상기 전원전압원과 상기 제 1 전압 출력단자 간에 접속되며, 제 3 노드의 전위에 따라 동작되는 PMOS 트랜지스터;상기 전원전압원과 상기 제 3 노드 간에 접속되며, 상기 제 1 전압 출력단자의 전위에 따라 동작되는 NMOS 트랜지스터;상기 제 3 노드 및 상기 접지전압원 간에 접속되며, 안정된 바이어스를 공급하는 전류원; 및상기 제 3 노드 및 상기 접지전압원 간에 접속되며, 주파수 특성을 개선시키기 위한 주파수 보상 캐패시터를 포함하는 것을 특징으로 하는 가변 이득 증폭기
17 17
제 14 항에 있어서, 상기 제 2 능동부하 회로는 상기 전원전압원과 상기 제 2 전압 출력단자 간에 접속되며, 제 4 노드의 전위에 따라 동작되는 PMOS 트랜지스터;상기 전원전압원과 상기 제 4 노드 간에 접속되며, 상기 제 2 전압 출력단자의 전위에 따라 동작되는 NMOS 트랜지스터;상기 제 4 노드 및 상기 접지전압원 간에 접속되며, 안정된 바이어스를 공급하는 전류원; 및상기 제 4 노드 및 상기 접지전압원 간에 접속되며, 주파수 특성을 개선시키기 위한 주파수 보상 캐패시터를 포함하는 것을 특징으로 하는 가변 이득 증폭기
지정국 정보가 없습니다
순번, 패밀리번호, 국가코드, 국가명, 종류의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 패밀리정보 - 패밀리정보 표입니다.
순번 패밀리번호 국가코드 국가명 종류
1 US06989716 US 미국 FAMILY
2 US20040119536 US 미국 FAMILY

DOCDB 패밀리 정보

순번, 패밀리번호, 국가코드, 국가명, 종류의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 패밀리정보 - DOCDB 패밀리 정보 표입니다.
순번 패밀리번호 국가코드 국가명 종류
1 US2004119536 US 미국 DOCDBFAMILY
2 US6989716 US 미국 DOCDBFAMILY
국가 R&D 정보가 없습니다.